記事 ID: 000075805 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/28

PCIe デバイスの列挙中にシステムがハングアップするのはなぜですか?

環境

    PCI Express*
BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細 BAR サイズを非常に大きな値に誤って設定すると、システムがハングアップまたはロックされ、使用可能なホストメモリーを上回ります。 このような場合、BIOS は列挙中に適切な量のメモリーを供給できず、システムがロックアップします。
解決方法 BAR のサイズは、システムで利用可能なメモリーと一緒に保管する必要があります。 4GB 以下の BAR サイズは、ほとんどの場合十分に小さくなります。

関連製品

本記事の適用対象: 17 製品

Cyclone® V SX SoC FPGA
Cyclone® V GT FPGA
Stratix® V GX FPGA
Cyclone® IV GX FPGA
Stratix® V GT FPGA
Cyclone® V GX FPGA
Stratix® V GS FPGA
Arria® V GZ FPGA
Cyclone® V ST SoC FPGA
Arria® V ST SoC FPGA
Arria® V GX FPGA
インテル® Arria® 10 GT FPGA
Arria® V GT FPGA
Stratix® IV GX FPGA
Arria® II GX FPGA
インテル® Arria® 10 GX FPGA
インテル® Arria® 10 SX SoC FPGA

1

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。