記事 ID: 000075714 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/28

HDMI TX コアのタイミングの問題

環境

  • インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    クリティカルな問題

    詳細

    HDMI TX コアをクロックあたり 2 シンボルに設定すると、デザインが失敗する可能性があります 10 フィッターシードのうち 1 つ 1 つでセットアップ・タイミングが 100ps 未満の負の値 たるみ。この問題は、Arria 10 GX および Stratix V GX を使用しているデザインに特に影響します。 デバイス。クリティカルパスは、移行最小化ディファレンシャル内に存在します。 シグナリング (TMDS) エンコーダー

    解決方法

    この問題を回避するには、 積極的なパフォーマンスをオンにします。 タイミングを達成するための Quartus® コンパイラー設定の最適化モード 閉鎖。

    この問題は、HDMI IP コアのバージョン 15.1 Update 1 で修正されています。

    関連製品

    本記事の適用対象: 1 製品

    インテル® プログラマブル・デバイス

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。