インテル Quartus Prime 開発ソフトウェア・バージョン 21.1 以前のバグにより、インテル CYCLONE 10 GX、インテル Arria 10、インテル Stratix 10 デバイスの HDMI RX インテル FPGA IP GUI に SCDC デバイス ID 文字列を入力すると、次のような合成エラーが表示される場合があります。
Error(16950): Verilog HDL エラー at hdmi_rx_altera_hdmi_1960_.v(30): 10 進定数1311694441950491202が大きすぎる場合、代わりに844116546を使用
エラー (13363): hdmi_rx_altera_hdmi_1960_.v(412): モジュール"hdmi_rx_altera_hdmi_1960_"での Verilog HDL エラーは以前のエラーのため無視されます
この問題を回避するには、次の場所にある次のファイルを編集することができます。
..\hdmi_rx\hdmi_rx\altera_hdmi_1960\synth\hdmi_rx_altera_hdmi_1960_.v
これを変更する
parameter[63:0] SCDC_DEVICE_STRING = 1311694441950491202、
これに
parameter[63:0] SCDC_DEVICE_STRING = 64'd1311694441950491202、
この問題は、インテル® Quartus® Prime 開発ソフトウェア・プロ・エディションバージョン 21.1 以降修正されています。