記事 ID: 000075628 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/28

インテル Cyclone® 10 GX、インテル Arria® 10、10 デバイスの HDMI* RX インテル FPGA IP GUI に SCDC デバイス ID 文字列を入力すると、インテル® Quartus® インテル Stratix® Prime 合成エラーインテル Arria®表示されるのはなぜですか?

環境

  • インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション
  • HDMI* インテル® FPGA IP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    詳細

    インテル Quartus Prime 開発ソフトウェア・バージョン 21.1 以前のバグにより、インテル CYCLONE 10 GX、インテル Arria 10、インテル Stratix 10 デバイスの HDMI RX インテル FPGA IP GUI に SCDC デバイス ID 文字列を入力すると、次のような合成エラーが表示される場合があります。

     

    Error(16950): Verilog HDL エラー at hdmi_rx_altera_hdmi_1960_.v(30): 10 進定数1311694441950491202が大きすぎる場合、代わりに844116546を使用

    エラー (13363): hdmi_rx_altera_hdmi_1960_.v(412): モジュール"hdmi_rx_altera_hdmi_1960_"での Verilog HDL エラーは以前のエラーのため無視されます

    解決方法

    この問題を回避するには、次の場所にある次のファイルを編集することができます。


    ..\hdmi_rx\hdmi_rx\altera_hdmi_1960\synth\hdmi_rx_altera_hdmi_1960_.v

     

    これを変更する

    parameter[63:0] SCDC_DEVICE_STRING = 1311694441950491202、


    これに
    parameter[63:0] SCDC_DEVICE_STRING = 64'd1311694441950491202、

    この問題は、インテル® Quartus® Prime 開発ソフトウェア・プロ・エディションバージョン 21.1 以降修正されています。

    関連製品

    本記事の適用対象: 3 製品

    インテル® Stratix® 10 FPGA & SoC FPGA
    インテル® Cyclone® 10 GX FPGA
    インテル® Arria® 10 FPGA & SoC FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。