記事 ID: 000075472 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/28

Verilog HDL で CPRI MegaCore ファンクションをシミュレートできない

環境

    インテル® Quartus® II サブスクリプション・エディション
BUILT IN - ARTICLE INTRO SECOND COMPONENT

クリティカルな問題

詳細

Verilog HDL における CPRI MegaCore ファンクションのシミュレーションは、 基礎となる Quartus® II ソフトウェア v10.1 の問題により機能しない Verilog HDL の RAM モデリングを使用。

すべての CPRI MegaCore ファンクションと機能モデルが生成 を Verilog HDL で提供しています。

この問題はデザインに影響を与えありません。この問題はシミュレーションに影響を与えます。 だけ。

解決方法

この問題を回避する方法はありません。CPRI MegaCore を生成できます VHDL のファンクション・シミュレーション・モデル。

この問題は、CPRI MegaCore ファンクションのバージョン 11.0 で修正されています。

関連製品

本記事の適用対象: 1 製品

インテル® プログラマブル・デバイス

1

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。