記事 ID: 000075442 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/27

インテル® FPGA SDI II IP で生成されたマルチレート・双方向モードのデザイン例で、リコンフィグレーションに必要な RX PHY がインテル® FPGAされていないのはなぜですか?

環境

    インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション
    SDI II インテル® FPGA IP
BUILT IN - ARTICLE INTRO SECOND COMPONENT

クリティカルな問題

詳細

インテル® Quartus® Prime* Pro ソフトウェア・バージョン 17.1 のインテル® FPGA SDI II IP に問題があるため、再構成に必要な未解決の RX PHY が、10 個のデバイス インテル® Stratix®を対象として IP 生成されたマルチレート・双方向モードのデザイン例から欠落している場合があります。この問題は Windows* OS の構成にのみ影響します。

解決方法

この問題を回避するには、Linux* OS でデザイン例を生成します。

この問題は、インテル Quartus Prime 開発ソフトウェア・プロ・エディション 17.1.2 以降で修正されています。

関連製品

本記事の適用対象: 1 製品

インテル® Stratix® 10 FPGA & SoC FPGA

1

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。