記事 ID: 000075395 コンテンツタイプ: トラブルシューティング 最終改訂日: 2017/03/28

Arria 10 ES2、ES3 またはプロダクション・デバイスを対象とした PCIe Gen1、Gen2、または Gen3 デザインに必要なアサインメントは何ですか?

環境

    インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション
    PCI Express*
    インテル® Arria® 10 Cyclone® 10 PCI Express* のハード IP
BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細

Arria® 10 ES2、ES3 またはプロダクション・デバイスを対象とした PCI® Express Gen1、Gen2 または Gen3 デザインにはどのようなアサインメントが必要ですか?

解決方法

回避策 / 修正 セクションの設定または割り当ては、PCIe® デザインにお勧めします。現在のところインテル® Quartus® Prime 開発ソフトウェアにはデフォルトで含まれていません。

回避策 / 修正
使用中のインテル® Quartus® Prime 開発ソフトウェアのバージョンに対応する手順に従ってください。

インテル® Quartus® Prime 開発ソフトウェア 15.0 および 15.1
rd04242015_385_150_151.pdfの手順に従ってください。

インテル® Quartus® Prime 開発ソフトウェア 16.0
最新の設定については、Quartus® Prime 16.0.2 以降にアップグレードしてください。 また、下の 16.0.2 以降のセクションの手順に従ってください。

インテル® Quartus® Prime 開発ソフトウェア 16.0.1
rd04242015_385_1601.pdfの手順に従うか、インテル® Quartus® Prime 開発ソフトウェア 16.0.2 にアップグレードしてください。 PDF に示されているように、次のファイルを使用します。


Quartus® Prime 開発ソフトウェア 16.0.2、16.1 および 16.1.1
rd04242015_385_1602.pdfの手順に従ってください。

インテル® Quartus® Prime 開発ソフトウェア 16.1.2 以降
インテル® Quartus® Prime 開発ソフトウェア 16.1.2 以降では、PCIe* の推奨トランシーバー設定がデフォルトで設定されています。

インテル® Quartus® Prime 開発ソフトウェアの以前のバージョンからArria 10 PCIe をアップグレードする場合は 、rd04242015_385_1612.pdfの指示に従ってください。

関連製品

本記事の適用対象: 4 製品

インテル® Arria® 10 GX FPGA
インテル® Arria® 10 FPGA & SoC FPGA
インテル® Arria® 10 GT FPGA
インテル® Arria® 10 SX SoC FPGA

1

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。このコンテンツはお客様の便宜と一般的な情報のみを目的として提供されており、情報の正確さと完全性を保証するものではありません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。