記事 ID: 000075336 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/29

Quartus® II ソフトウェア・バージョン 10.1 および 10.1SP1 で、ALTLVDS_RXのクロック周波数の設定とメガファンクションのALTLVDS_TXに問題がありますか?

環境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細

はい。Quartus® II ソフトウェアのバージョン 10.1 および 10.1SP1 では、ALTLVDS_RXの入力クロック周波数の設定とメガファンクションのALTLVDS_TXに問題があります。

データレートがフラクショナル値に設定されている場合、派生入力クロック周波数は整数として値のみを示します。

PLL 概要レポートには、正しい入力クロック周波数も表示されません。

Quartus® II ソフトウェア・バージョン 10.1 でこの問題を解決するためのパッチが利用可能です。以下の該当するリンクから Patch 0.40 をダウンロードしてインストールします。

    インテル® Quartus® II ソフトウェア・バージョン 10.1 Patch 0.40 for Windows (.exe) をダウンロードする

    インテル® Quartus® II ソフトウェア・バージョン 10.1 Patch 0.40 for Linux (.linux) をダウンロードする

    インテル® Quartus® II ソフトウェア・バージョン 10.1 Patch 0.40 (.txt) の Readme をダウンロードする

    この問題は、Quartus® II ソフトウェアのバージョン 11.0 以降で修正されています。

    関連製品

    本記事の適用対象: 3 製品

    Stratix® II GX FPGA
    Stratix® III FPGA
    Stratix® II FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。