記事 ID: 000075190 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/28

サポートされていない Verilog HDL 機能エラー: 非定数ビット / パートセレクトインデックス」

環境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細 このメッセージは、Verilog ハードウェア記述言語 (HDL) でメモリー構造を使用しようとしたときに表示されます。インテル® Quartus® II ソフトウェアのバージョン 2.0 以降は、Verilog HDL のメモリー構造をサポートしていません。そのため、RAM または ROM を実装する必要がある場合は、Altera提供の機能を使用する必要があります。

Verilog HDL でメモリーを実装する方法の詳細については、Quartus® II ソフトウェアの [ヘルプ ] メニューにアクセスして、「CAM、RAM、ROM の実装」のインデックスを参照してください。MegaWizard プラグイン・マネージャー (ツールメニュー) 使用して、これらのメガファンクションをインスタンス化します。

インテル® Quartus® II ソフトウェア・バージョン 2.1 は、Verilog HDL のメモリー構造をサポートしています。

関連製品

本記事の適用対象: 1 製品

インテル® プログラマブル・デバイス

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。