記事 ID: 000075126 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/28

RapidIO II IP コアがサポートされていないトランザクションを正しく処理しない

環境

  • インテル® Quartus® II サブスクリプション・エディション
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    クリティカルな問題

    詳細

    Destination Operations CAR(オフセット 0x1C) の場合 RapidIO II IP コアが特定の種類をサポートしていない場合 演算の実行数、 UNSUPPORT_TRAN_EN およびフィールド (ビット [22]) AT Logical/Transport Error Enable CSR オフセットのうち 0x30Cは 1 の値を持ち、そのタイプのすべてのパケットをリクエストします IP コアがビットを設定する必要があります UNSUPPORT_TRAN (ビット [22]) の Logical/Transport Error Detect CSR at 0x308を相殺し、潜在顧客に関する関連情報を収集します。 Avalon-ST パススルー・ポートを介した処理。次の設定を行います。 Destination Operations CARRapidIO からの値 デスティネーション・オペレーション CAR overrideパラメーターを使用した II パラメーター・エディター。しかし RapidIO II IP コアがレジスターを表明しない UNSUPPORT_TRAN 必要に応じてフィールドに入力し、さらに関連するキャプチャー CSR これらの要求から適切な情報を取得しないでください。 したがって、IP コアはこれらのトランザクションを処理できません。

    解決方法

    この問題を回避する方法はありません。

    この問題は、将来のバージョンの RapidIO で修正される予定です。 II IP コア。

    関連製品

    本記事の適用対象: 1 製品

    インテル® プログラマブル・デバイス

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。