記事 ID: 000075080 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/28

インテル® Quartus® Prime 開発ソフトウェアは、IOPLL IP コアの再生成中に、PLL 名が変更された QSF アサインメントおよび SDC 制約Altera無視する場合があります。

環境

    インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション
    PLL 数
BUILT IN - ARTICLE INTRO SECOND COMPONENT

クリティカルな問題

詳細

I/O フェーズロック・ループ®Altera を再生成する場合 (Altera IOPLL)インテル®Quartus® Prime 開発ソフトウェアの IP コア バージョン 15.1 では、ネットリスト内の PLL の名前が変更される場合があります。その結果、 インテル® Quartus® Prime 開発ソフトウェアは、Quartus® Prime 設定ファイル (QSF) を無視する場合があります。 変更された制約を含むアサインメントまたは Synopsys Design Constraints (SDC) 制約 PLL 名。

例えば、PLL の名前は次から変更される場合があります。

u0|iopll_0|altera_pll_i|general[0].gpll~IOPLL

宛先

u0|iopll_0|altera_pll_i|twentynm_pll|iopll_inst
解決方法

デザインに I/O PLL を対象とする QSF の割り当てまたは SDC 制約がある場合 ノードで、PLL の名前を確認して、必要な更新を行います。

Altera IOPLL IP パラメーター・エディターで、クロックを入力していることを確認します。 出力クロックの名前フィールド。PLL 名の変更の問題が生じない 長い間で生成される SDC クロック名に影響を与える derive_pll_clocks[Clock Name] フィールドが空白ではありません。

Alteraはクロック名を確認して、一貫性を保つようお勧めします。 インテル® Quartus® Prime 開発ソフトウェア・バージョン 15.1 にデザインを移行する場合。

関連製品

本記事の適用対象: 1 製品

インテル® プログラマブル・デバイス

1

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。