記事 ID: 000075075 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/29

XAUI PHY IP の「use_rx_rate_match」パラメーターのポートマッピングでエラーが発生するのはなぜですか?

環境

  • インテル® Quartus® II サブスクリプション・エディション
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    詳細

    MegaWizard から生成された HDL の XAUI PHY IP 「use_rx_rate_match」パラメーターに既知の問題があります。 このパラメーターがパラメーター・リスト内の誤った位置にあり、Quartus® II でエラーが発生しています。

    この問題はインテル® Quartus® II v11.0 で導入され、v11.0sp1 および v11.1 で継続します。 影響を受けるデバイスには、すべてのStratix® IV、Arria® II、Cyclone® IV および HardCopy® トランシーバーを含む IV 製品。

    解決方法

    v11.0 の回避策として、生成されたすべての HDL で「use_rx_rate_match」パラメーターの位置を手動で変更することができ、この位置はすべてのインスタンス化で同じ位置に対応します。 この回避策は、Quartus® II v11.0sp1 および v11.1 でも有効です。 ただし、Quartus® II v11.0sp1 に適用できるパッチが存在します。 このパッチは、次のリンクを使用してダウンロードできます。

    インテル® Quartus® II ソフトウェア・バージョン 11.0SP1 パッチ 1.32 (Windows 用)

    インテル® Quartus® II ソフトウェア・バージョン 11.0SP1 パッチ 1.32 (Linux 用)

    Quartus® II ソフトウェア・バージョン 11.0SP1 ReadMe for patch 1.32

    これはインテル® Quartus® II の今後のリリースで修正される予定です。

    関連製品

    本記事の適用対象: 9 製品

    HardCopy™ IV GX ASIC デバイス
    Cyclone® IV GX FPGA
    Stratix® IV FPGA
    Arria® II GX FPGA
    Arria® II GZ FPGA
    Arria® II FPGA
    Cyclone® IV FPGA
    Stratix® IV GX FPGA
    Stratix® IV GT FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。