記事 ID: 000075018 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/29

デザイン例におけるローカルメモリーアドレスの一貫性のない順序付け

環境

    インテル® Quartus® II サブスクリプション・エディション
BUILT IN - ARTICLE INTRO SECOND COMPONENT

クリティカルな問題

詳細

この問題は、ALTMEMPHY ベースの DDR、DDR2、および DDR3 製品に影響を与えています。

メモリー・コントローラーは、デフォルトのローカルメモリーのアドレス指定に従います。 チップ行バンク列のオーダーに対し、ドライバー例は以下の通りです。 チップバンク行列の注文。メモリーバスが表示される場合があります メモリー・アドレス・トランザクションの順序が一貫性がないため、 コントローラーがドライバー例の順序と異なります。

解決方法

この問題の回避策は、ローカルメモリーを選択することです。 コントローラー GUI でチップバンク行列のアドレス注文を行います。

この問題は修正されません。

関連製品

本記事の適用対象: 1 製品

インテル® プログラマブル・デバイス

1

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。