記事 ID: 000074897 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/29

Qsys 世代は Deinterlacer II およびブロードキャスト・デインターレースにはサポートされていません

環境

  • インテル® Quartus® II サブスクリプション・エディション
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    クリティカルな問題

    詳細

    デインターレース II およびブロードキャスト・デインターレース IP コアは、 Qsys の生成と合成はサポートしていません。この問題は、 デインターレース II またはブロードキャスト・デインターレース IP コアを使用するシステム Qsys バージョン 14.0 Arria 10 で生成されます。

    解決方法

    この問題を回避するには、次の手順に従ってください。

    以前のバージョンを使用して隔離して IP コアを生成する Qsys の数。

    次に、生成された HDL ファイル (合成ファイルに記載) を追加します。 ディレクトリー) を 14.0 Arria 10 Quartus II プロジェクトに送信します。

    プロジェクトから関連する .qip ファイルを削除します。

    関連製品

    本記事の適用対象: 1 製品

    インテル® Arria® 10 FPGA & SoC FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。