記事 ID: 000074825 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/29

Cyclone V GT FPGA 開発キットの電源を入れてからアクティブ・シリアル (AS) 構成が完了するまでに数秒かかるのはなぜですか?

環境

  • PCI Express*
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    詳細

    MAX® V デバイスのシステム・コントローラーの設計により、Cyclone® V GT FPGA 開発キットの電源が入った後、数秒間 AS 構成が遅延します。

    この遅延は、デザインが PCI Express (PCIe) および AS コンフィグレーション・モードを使用する場合に問題を引き起こす可能性があります。この遅延は PCIe ウェイクアップ時間要件を満たさないためです。

    解決方法

    Cyclone V GT FPGA 開発キットの AS 構成の遅延を軽減するには、このプログラマー・オブジェクト・ファイル () を使用してMAX V デバイスをプログラムします。pof ) ファイル: max5.pof.

    また、この Quartus® IIプロジェクトmax5_CVGT_devkit_AS.zipをMAX V デバイスで使用することもできます。

    関連製品

    本記事の適用対象: 3 製品

    インテル® FPGA コンフィグレーション・デバイス
    Cyclone® V GT FPGA
    インテル® FPGA コンフィグレーション・デバイス EPCQ

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。