記事 ID: 000074810 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/29

ARRIA V PCI Express* IP コア・スピード・グレードのハード IP をサポート

環境

    インテル® Quartus® II サブスクリプション・エディション
BUILT IN - ARTICLE INTRO SECOND COMPONENT

クリティカルな問題

詳細

インテル® Quartus® II ソフトウェアは、デフォルトでArria V GX を選択します。 PCI Express IP コア向けArria V ハード IP の場合-6 部。しかし Arria V GX デバイスは-4 および -5 の速度グレードのみをサポートします。

Arria V GT デバイスは、-6 スピードグレードをサポートしている場合 トランシーバー・リコンフィグレーションに Synopsys Design Constraint (SDC) を追加する場合 コントローラー IP コアクロック reconfig_xcvr_clk (top_hw.sdc)

set_false_path -from [get_ports {reconfig_xcvr_clk}] -to [get_ports {hsma_clk_out_p2}]

解決方法

この問題は、Quartus® II ソフトウェアのバージョン 14.0 で修正されています。

関連製品

本記事の適用対象: 1 製品

インテル® プログラマブル・デバイス

1

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。