記事 ID: 000074750 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/28

Cyclone III ピン配列表: 既知の問題

環境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細

問題 390140: EP3C5、EP3C10、EP3C16、EP3C55、EP3C80、EP3C120 デバイスピンアウト・テーブル・バージョン 1.3 および EP3C25、EP3C40 デバイス・ピンアウト・テーブル・バージョン 1.4

Cyclone® III デバイスのピン情報でMSEL[3:0] の状態:

「Cyclone III デバイスのコンフィグレーション・スキームを設定するコンフィグレーション入力ピン。これらのピンは VCCA または GND にハード配線されている必要があります。小型デバイスまたはパッケージオプションの中には、AP フラッシュ・プログラミングをサポートしておらず、MSEL[3] ピンを持っていないものもあります。」

しかし、このステートメントは拡張され、アクティブシリアルの制限も含まれます。

「Cyclone III デバイスのコンフィグレーション・スキームを設定するコンフィグレーション入力ピン。これらのピンは VCCA または GND にハード配線する必要があります。小型のCyclone III デバイスまたはパッケージオプション (E144、M164、Q240、F256、U256 パッケージ) には MSEL[3] ピンがありません。AS Fast POR コンフィグレーション・スキーム (3.0 V または 2.5 V コンフィグレーション電圧標準) および AP コンフィグレーション・スキームは、MSEL[3] ピンがないCyclone III デバイスではサポートされていません。」

問題10002282:EP3C16 デバイス・ピンアウト・テーブル・バージョン 1.3

ピンDIFFIO_B6pは差動ペアのプラスピンとして表示されます。ただし、差動ペアに負のピンDIFFIO_B6nはありません。デバイスのピン出力ファイルには、オプションの差動ピン機能があるとDIFFIO_B6pをマークしないでください。

問題10003625:EP3C10 デバイス・ピンアウト・テーブル・バージョン 1.3

DIFFIO_T6n と表示されているピンがありますが、DIFFIO_T6pはありません。このデバイス密度にはDIFFIO_T6 LVDS ペアがありません。そのため、ピンテーブルの今後のリビジョンでDIFFIO_T6nラベルを削除する予定です。

問題10005628:EP3C5 デバイス・ピンアウト・テーブル・バージョン 1.3

DIFFIO_T6n と表示されているピンがありますが、DIFFIO_T6pはありません。このデバイス密度にはDIFFIO_T6 LVDS ペアがありません。そのため、ピンテーブルの今後のリビジョンでDIFFIO_T6nラベルを削除する予定です。

関連製品

本記事の適用対象: 1 製品

Cyclone® III FPGA

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。