記事 ID: 000074720 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/28

DDR、DDR2、および DDR3 SDRAM ハイパフォーマンス・コントローラー I および II の_pin_assignment.tcl スクリプトは、メモリーのピン名をトップレベルのデザインで自動的に検出しますか?

環境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細

いいえ、スクリプトはメモリーのピン名を自動的に検索しません。

上部デザインのメモリーピン名が「mem_」と異なる場合は、ピンアサインメント TCL ファイルのピン名のプリフィクスを変更する必要があります。

例えば、トップレベルのデザインのメモリー・インターフェイスのピン名にプリフィクス top_mem_* が付いている場合、_pin_assignment.tcl スクリプトで次の行を変更する必要があります。

差出人

if {![infos exists pin_prefix]} {set pin_prefix "mem_"}

宛先

if {![infos exists pin_prefix]} {set pin_prefix "top_mem_"}

SOPC Builder でコントローラーを生成した場合は、_pin_assignment.tcl スクリプトの下の行に変更を加える必要があります。

差出人

if {![infos exists sopc_mode]} {set sopc_mode YES}

宛先

if {![infos exists sopc_mode]} {set sopc_mode NO}

関連製品

本記事の適用対象: 9 製品

Stratix® IV GT FPGA
Arria® GX FPGA
Stratix® III FPGA
Stratix® IV GX FPGA
Arria® II GX FPGA
Stratix® IV E FPGA
Stratix® II FPGA
Cyclone® III FPGA
Stratix® II GX FPGA

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。