記事 ID: 000074518 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/28

「FPGAプログラミングは SoC のプログラミング中に HPS ブートエラーメッセージを引き起こす可能性があります

環境

  • インテル® Quartus® II サブスクリプション・エディション
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    クリティカルな問題

    詳細

    USB 経由で SoC のFPGA部分をプログラミングする場合 Blaster*、HPS SDRAM の内容がセッションを破損する可能性があります。 このノイズにより、システムのオペレーティング・システム (OS) イメージが上書きされる可能性があります。 SDRAM。この場合、OS は正常に起動できなくなります。

    解決方法

    以下でFPGAをプログラミングした後に HPS コールドリセットをトリガーします。 USB Blaster

    または、U-Boot などの起動ソフトウェアを使用してプログラムを作成します。 USB Blaster を使用する代わりにFPGAを使用してください。

    関連製品

    本記事の適用対象: 2 製品

    Cyclone® V FPGA & SoC FPGA
    Arria® V FPGA & SoC FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。