記事 ID: 000074462 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/28

推定電力ツールでCyclone IV デバイスの I/O 電力推定に既知の問題がありますか?

環境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細

はい、Cycloneの I/O 電力の推定電力ツールに問題があります。® IV デバイス。 Early Power Estimator (EPE) と Quartus の両方® II PowerPlay パワー・アナライザーは、SSTL および HSTL I/O 規格に必要なオフチップ終端抵抗の消費電力を報告しません。

解決方法

SSTL や HSTL などの電圧リファレンス規格を使用する場合、オフチップ終端抵抗による電流の引き込みを推定するために、ボード・トポロジーに基づいて IBIS シミュレーションを実行できます。 出力バッファー構成に一致する IBIS モデルと、遠端デバイスの入力モデルを選択する必要があります。 ボードに並列終端がある場合は、これらの端子を含む必要があります。 ファーエンドデバイスでオンチップまたはオンダイ終端を使用する場合は、適切な IBIS モデルを選択してください。

両方の出力をシミュレートして高値を駆動し、出力を低く駆動して電流値を取得し、次の式で 2 つの電流値の平均を使用することができます。

WWWIO = 出力の平均電流 * 出力数 / ピン数 * 出力有効 %

この電流は、EPE および Quartus® II PowerPlay パワー・アナライザーによる推定に加えて考慮する必要があります。

関連製品

本記事の適用対象: 2 製品

Cyclone® IV E FPGA
Cyclone® IV GX FPGA

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。