記事 ID: 000074366 コンテンツタイプ: エラーメッセージ 最終改訂日: 2021/08/27

エラー (329006): 一部のピンに不正なボード・トレース・モデルがある場合

環境

    インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション
BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細

グローバル設定はインテル® Quartus® Prime® Pro Edition バージョン 18.1.1 以降ではサポートされていません。以下の設定を記述する場合
QSF、すなわち set_global_assignment -name 「」-

以下のようなサブメッセージが表示されるというエラー・メッセージが表示されます。

エラー (20403): のグローバル設定はサポートされていません。この設定は、ピンの割り当てに使用してください。

 

エラーの原因となる設定の例:

set_global_assignment -name OUTPUT_IO_TIMING_NEAR_END_VMEAS「HALF VCCIO」-rise

set_global_assignment -name OUTPUT_IO_TIMING_NEAR_END_VMEAS "HALF VCCIO" -fall

set_global_assignment -name OUTPUT_IO_TIMING_FAR_END_VMEAS「Half SIGNAL SWING」-rise

set_global_assignment -name OUTPUT_IO_TIMING_FAR_END_VMEAS「HALF SIGNAL SWING」-fall

 

以下のリストから確認できます。

OUTPUT_IO_TIMING_NEAR_END_VMEAS

OUTPUT_IO_TIMING_FAR_END_VMEAS

BOARD_MODEL_NEAR_PULLUP_R

BOARD_MODEL_NEAR_PULLDOWN_R

BOARD_MODEL_NEAR_C

BOARD_MODEL_NEAR_SERIES_R

BOARD_MODEL_NEAR_TLINE_C_PER_LENGTH

BOARD_MODEL_NEAR_TLINE_L_PER_LENGTH

BOARD_MODEL_NEAR_TLINE_LENGTH

BOARD_MODEL_TLINE_C_PER_LENGTH

BOARD_MODEL_TLINE_L_PER_LENGTH

BOARD_MODEL_TLINE_LENGTH

BOARD_MODEL_FAR_SERIES_R

BOARD_MODEL_FAR_C

BOARD_MODEL_FAR_PULLUP_R

BOARD_MODEL_FAR_PULLDOWN_R

BOARD_MODEL_TERMINATION_V

BOARD_MODEL_NEAR_SERIES_C

BOARD_MODEL_NEAR_DIFFERENTIAL_R

BOARD_MODEL_FAR_DIFFERENTIAL_R

解決方法

この問題を回避するには 、set_global_assignment の代わりに特定のインスタンスの割り当てピン名を追加してset_instance_assignmentを使用する必要があります。

例えば:

「HALF VCCIO」の名前OUTPUT_IO_TIMING_NEAR_END_VMEASピン名

関連製品

本記事の適用対象: 3 製品

インテル® Cyclone® 10 GX FPGA
インテル® Stratix® 10 FPGA & SoC FPGA
インテル® Arria® 10 FPGA & SoC FPGA

1

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。