記事 ID: 000074349 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/27

OSC_CLK_1をコンフィグレーション・クロック・ソースとして使用している場合、インテル® Stratix® 10 デバイスで ASx4 コンフィグレーションに失敗するのはなぜですか?

環境

  • インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    詳細

    インテル® Quartus® Prime 開発ソフトウェア・プロ・エディションのバージョン 20.3 以前で既知の問題により、OSC_CLK_1をコンフィグレーション・クロック・ソースとして使用すると、インテル® Stratix® 10 デバイスの ASx4 コンフィグレーションが断続的に失敗する場合があります。

     

    すべてのインテル® Stratix® 10 デバイスに対応

    AS_CLKは 125MHz

     

    インテル® Stratix® 10 GX040、インテル® Stratix® 10 SX040、および インテル® Stratix® 10 TX040 デバイスの場合のみ、

    AS_CLKは 125MHz または 133MHz です。

     

     

     

    解決方法

    回避策として、説明に記載されている組み合わせを避けてください。

    この問題は、インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション・バージョン 21.1 以降で修正されています。

    関連製品

    本記事の適用対象: 1 製品

    インテル® Stratix® 10 FPGA & SoC FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。