記事 ID: 000074223 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/29

Arria V および Cyclone V SoC デバイスの HPS ハード・メモリー・コントローラーでは追加レイテンシーがサポートされていません

環境

    インテル® Quartus® II サブスクリプション・エディション
BUILT IN - ARTICLE INTRO SECOND COMPONENT

クリティカルな問題

詳細

この問題は DDR2、DDR3、および LPDDR2 製品に影響します。

追加レイテンシーは、ターゲットとするインターフェイスではサポートされていません。 HPS ハード・メモリー・コントローラー (Arria V または Cyclone V SoC HPS デバイス)。

解決方法

この問題の回避策はありません。

この問題は今後のリリースで修正される予定です。

関連製品

本記事の適用対象: 2 製品

Cyclone® V FPGA & SoC FPGA
Arria® V FPGA & SoC FPGA

1

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。