記事 ID: 000074159 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/29

ARRIA II GZ およびStratix IV GX デバイスを対象とする CPRI IP コア VHDL モデルでは、一部のラインレートのオートレート・ネゴシエーションをシミュレートできません。

環境

  • インテル® Quartus® II サブスクリプション・エディション
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    クリティカルな問題

    詳細

    CPRI MegaCore 向けに VHDL シミュレーション・モデルを生成する場合 ARRIA II GZ または IV GX デバイスをターゲットとする機能Stratix この 2 つを使用して、2 つのオートレート・ネゴシエーションをシミュレートすることはできません。 CPRI ラインレートは 614.4 Mbps および 1228.8 Mbps。

    この問題は、すべての CPRI MegaCore ファンクション VHDL シミュレーションに影響します。 Arria II を対象とするオートレート・ネゴシエーションが有効になっているモデル GZ またはStratix IV GX デバイス。

    この問題はシミュレーションのみに影響します。

    解決方法

    この問題を回避する方法はありません。オートレート・ネゴシエーションをシミュレートするには 614.4 Mbps と 1228.8 Mbps の 2 つの CPRI ラインレートの間で、 を使用して Verilog HDL シミュレーション・モデルをシミュレートします。

    この問題は、CPRI MegaCore ファンクションのバージョン 11.1 で修正されています。

    関連製品

    本記事の適用対象: 2 製品

    Stratix® IV FPGA
    Arria® II FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。