記事 ID: 000074158 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/28

2002c バージョンの 2002c では、Nios®エンベデッド・プロセッサーまたは同期 / 非同期制御信号の組み合わせを使用するStratix・デザインで不正な合成結果が生じるのはなぜですか?

環境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細 デザインに同期 / 非同期コントロール信号の特定の組み合わせが含まれている場合、2002c バージョン 2002c でStratixデザインに影響する合成の問題があります。SOPC Builder によって作成されたNiosデザインは、この問題によりStratixデバイスで正しく機能しない場合があります。Synthesis 問題は、2002d バージョンのSrumSpectrum で修正されました。

プロセスがある場合や、Stratix デザインでこの合成の問題が発生する場合があります。 常に非同期セット (aset、1 つ以上の非ゼロビット)、および 同期読み込み (sload) または同期クリア (sclr)デザインに sload または sclr 信号と一緒に aset が含まれている場合、sload または sclr 結果が反転している可能性があります。例えば、非同期プリセット信号を備えた同期ロード可能なダウンカウント機能では、このエラーが発生する可能性があります。NIOS デザインにはこのようなロジックコンフィグレーションが含まれるため、Stratixデバイスで NIOS デザインが正しく起動しない場合があります。

この問題を回避するには、WarrantSpectrum 2002d (リリース済み) を使用してデザインを合成します。 2002年9月下旬、インテル®Quartus® II ソフトウェア・バージョン 2.1 SP1) 以降。独自の HDL (ハードウェア記述言語) コードでエラーが発生した場合、Stratix向けの同期 / 非同期コントロール・シグナルのこれらの特定の組み合わせを回避することで、AsynchronousSpectrum 2002c の問題を回避できます。aset の代わりに非同期クリア (aclr) 信号を使用するか、aset と aset の混在を避けます。 シンクロナズル読み込みまたはクリアー・コントロール・シグナル。

関連製品

本記事の適用対象: 1 製品

インテル® プログラマブル・デバイス

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。