記事 ID: 000074069 コンテンツタイプ: トラブルシューティング 最終改訂日: 2019/01/07

アクティブ・シリアル・コンフィグレーション・ピンは、Cyclone® V デバイスで常に弱いプルアップ抵抗を持っていますか?

環境

  • インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション
  • インターフェイス
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    詳細

    いいえ。 Cyclone® V デバイスでは、アクティブシリアル (AS) ピン DCLK、AS_DATA0、AS_DATA1、AS_DATA2、AS_DATA3および nCSO は、MSEL ピンが AS コンフィグレーション・スキームに設定されている場合にのみ、25 kOhm プルアップ抵抗をイネーブルにします。 Prime ソフトウェア・スタンダード・エディション・バージョン 18.1 以前のインテル® Quartus®、フィッターレポートでは、デバイスおよびピンオプションのコンフィグレーション・スキームに関係なく、これらのピンのプルアップ抵抗が弱いと誤って記載されています。 Cyclone V デバイス・ハンドブック: ボリューム 1: デバイス・インターフェイスおよび統合 バージョン 2019.01.16 以前はこれらのピンのプルアップ抵抗には記載されていません。

     

     

    解決方法

    As コンフィグレーション・スキームが Prime ソフトウェアで選択されていない場合、これらのピンのプルアップ抵抗は弱いと言うフィッターレポートインテル Quartus無視します。

    Cyclone V デバイス・ハンドブック: ボリューム 1: デバイス・インターフェイスと統合が更新され、MSEL ピンが AS コンフィグレーション・スキームに設定されている場合、これらのピンには 25 kOhm プルアップ抵抗が含まれています。

    関連製品

    本記事の適用対象: 1 製品

    Cyclone® V FPGA & SoC FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。