記事 ID: 000073979 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/03/20

スピードグレード -I6 のインテル® MAX® 10 デバイスのプログラマブル IOE 遅延仕様は?

環境

  • インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    詳細

    インテル® MAX® 10 FPGA デバイス・データシート は、現在のところ -I6 スピードグレードのプログラマブル IOE 遅延仕様を提供していません。
    -I6 スピードグレードのインテル® MAX® 10 デバイスのプログラマブル IOE 遅延仕様は、次の表で確認できます。

    インテル® MAX® 10 デバイス -I6 スピードグレード (低速コーナー) の

    パラメーター

    低速コーナー (ns)

    ピンから内部セルまでの入力遅延

    1.797

    1.788

    ピンから入力レジスターまでの入力遅延

    2.042

    2.02

    出力レジスターから出力ピンまでの遅延

    1.049

    0.952

     

    高速コーナーの仕様は-I7スピードグレードと同じです。インテル® MAX® 10 FPGA・デバイス・データシートの列ピンの行ピンのプログラマブル IOE 遅延および列ピンのプログラマブル IOE 遅延を参照してください。

    解決方法

    I6 スピードグレード インテル MAX 10 デバイスのプログラマブル IOE 遅延仕様は、インテル® MAX® 10 FPGA デバイス・データシートの今後のリリースで追加される予定です。

    関連製品

    本記事の適用対象: 1 製品

    インテル® MAX® 10 FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。