インテル® Quartus® Prime 開発ソフトウェア・スタンダード・エディション・バージョン 19.1 以降の問題により、プラットフォーム・デザイナーでNios® II設計のシミュレーション用テストベンチを生成する際に、上記のエラーが発生する場合があります。
この問題を回避するには、C:/intelFPGA/19.1/ip/altera/nios2_ip/altera_nios2_gen2/altera_nios2_unit_hw.tcl にアクセスして以下の行にコメントアウトしてください。
path "$NIOS_ENCRYPTED/cadence/altera_nios2_gen2_rtl_module.sv" "CADENCE_SPECIFIC" SYSTEM_VERILOG「cadence/altera_nios2_gen2_rtl_module.sv」をadd_fileset_file
「synopsys/altera_nios2_gen2_rtl_module.sv」SYSTEM_VERILOG PATH「$NIOS_ENCRYPTED/synopsys/altera_nios2_gen2_rtl_module.sv」SYNOPSYS_SPECIFIC add_fileset_file
この問題は、インテル® Quartus® Prime 開発ソフトウェア・スタンダード・エディションバージョン 21.1 以降修正されています。