記事 ID: 000073871 コンテンツタイプ: エラーメッセージ 最終改訂日: 2018/07/26

エラー (175006): クロックツリーとデスティネーション・UFIND4H_UIB間に配線接続がありません。

環境

  • インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション
  • 広帯域メモリー (HBM2) インターフェイス・インテル® FPGA IP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    詳細

    インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション バージョン 18.0 の問題により、このエラーは、同じコアクロックに接続された上部と下部の HBM2 インターフェイスを備えたインテル Stratix® 10 MX デザインで発生する可能性があります。

    解決方法

    HBM2 インターフェイスごとに個別のコアクロックを使用します。

    この問題は、インテル® Quartus® Prime 開発ソフトウェア・プロ・エディションの今後のリリースで修正される予定です。

    関連製品

    本記事の適用対象: 1 製品

    インテル® Stratix® 10 MX FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。