記事 ID: 000073810 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/28

EMIF 最大周波数仕様アップデート

環境

  • インテル® Quartus® II サブスクリプション・エディション
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    クリティカルな問題

    詳細

    この問題は DDR2 および DDR3 製品に影響を与えています。

    Arria V GX/GT/SoC またはCyclone V 上の DDR2 および DDR3 インターフェイス また、SoC デバイスではタイミング・クロージャーの達成に問題が生じる場合があります。 特定の最大周波数で。

    解決方法

    この問題の回避策は、 以下に説明するように、構成に適したソリューションを提供します。(記載されている パフォーマンスはコンポーネント・トポロジーにのみ適用されます。DDR2 DIMM 構成 影響はありません。また DDR3 DIMM 構成はサポートされていません。)

    DDR2 SDRAM EMIF 最大周波数仕様 Arria V GX/GT/SoC または Cyclone V & SoC デバイス用のアップデート

    • Arria V GX 向け-C5 スピードグレード・デバイス 2 チップ・セレクトを使用した DDR2 SDRAM コンポーネントとのインターフェイス 350 MHz ハード・メモリー・コントローラー: 400 MHz DDR2 SDRAM コンポーネントを 533 MHz DDR2 SDRAM コンポーネントにアップグレード 333MHz のインターフェイス周波数を実現します。
    • Arria V GX 向け-C5 スピード・グレード・デバイス・インターフェイス ハードメモリーを使用した 1 チップセレクトの DDR2 SDRAM コンポーネント搭載 400 MHz コントローラー: 400 MHz DDR2 SDRAM コンポーネントを 533 MHz DDR2 SDRAM コンポーネントにアップグレード を選択して、指定の最大周波数を達成します。 * この構成のバージョンでタイミング・エラーが発生した場合 13.0 SP1 DP5 で、Alteraにサービスリクエストを提出します。この仕様 はバージョン 13.1 でサポートされています。
    • Arria V GX/GT 向け-I5 スピード・グレード・デバイス・インターフェイス ハードメモリーを使用した 1 チップセレクトの DDR2 SDRAM コンポーネント搭載 400 MHz コントローラー: 400 MHz DDR2 SDRAM コンポーネントを 533 MHz DDR2 SDRAM コンポーネントにアップグレード を選択して、指定の最大周波数を達成します。 * この構成のバージョンでタイミング・エラーが発生した場合 13.0 SP1 DP5、Alteraにサービスリクエストを提出。この仕様 はバージョン 13.1 でサポートされています。

    DDR3/DDR3L SDRAM EMIF 最大周波数仕様 Arria V GX/GT/SoC または Cyclone V & SoC デバイス用のアップデート

    • Cyclone V SoC (SE/SX) の場合、-A7 速度 DDR3 または DDR3L SDRAM コンポーネントを使用したグレード・デバイス・インターフェイス HPS ハード・メモリー・コントローラー (400 MHz) を使用した 1 チップセレクト: 533 MHz DDR3 SDRAM コンポーネントを 667 MHz DDR3 SDRAM コンポーネントにアップグレード を選択して、指定の最大周波数を達成します。 * この構成のバージョンでタイミング・エラーが発生した場合 13.0 SP1 DP5、Alteraにサービスリクエストを提出。この仕様 はバージョン 13.1 でサポートされています。
    • Cyclone V GX/E 向け-C6 スピード・グレード・デバイス・インターフェイス DDR3 または DDR3L SDRAM コンポーネントを使用し、2 チップセレクトを使用 400 MHz ハード・メモリー・コントローラー: 533 MHz DDR3 SDRAM コンポーネントを 667 MHz DDR3 SDRAM コンポーネントにアップグレード を選択して、指定の最大周波数を達成します。
    • Cyclone V SoC (SE/SX/ST) の場合 )、-I7 スピードグレード 1 を使用した DDR3 または DDR3L SDRAM コンポーネントとのデバイス・インターフェイス HPS ハード・メモリー・コントローラー (400 MHz) を使用したチップセレクト: 533 MHz DDR3 SDRAM コンポーネントを 667 MHz DDR3 SDRAM コンポーネントにアップグレード を選択して、指定の最大周波数を達成します。
    • Arria V GX/GT、-I3スピードグレード・デバイス・インターフェイス向け DDR3 または DDR3L SDRAM コンポーネントを使用し、ハードを使用する 1 チップセレクト 533 MHz メモリー・コントローラー: 533 MHz DDR3 SDRAM コンポーネントを 667 MHz DDR3 SDRAM コンポーネントにアップグレード を選択して、指定の最大周波数を達成します。
    • Arria V GX 向け-C4 スピード・グレード・デバイス・インターフェイス DDR3 または DDR3L SDRAM コンポーネントを使用し、ハードを使用する 1 チップセレクト 533 MHz メモリー・コントローラー: 533 MHz DDR3 SDRAM コンポーネントを 667 MHz DDR3 SDRAM コンポーネントにアップグレード を選択して、指定の最大周波数を達成します。
    • Arria V GX 向け、C5 スピードグレード・デバイス・インターフェイス DDR3 または DDR3L SDRAM コンポーネントを使用し、1 チップセレクトの場合は、 533 MHz のソフトまたはハード・メモリー・コントローラー: 533 MHz DDR3 SDRAM コンポーネントを 667 MHz DDR3 SDRAM コンポーネントにアップグレード 指定された最大周波数を達成し、メモリーの実行を避けるため インターフェイス (425 ~ 449 MHz)
    • Arria V GX/GT の場合、I5 スピード・グレード・デバイス・インターフェイス DDR3 または DDR3L SDRAM コンポーネントを使用し、1 チップセレクトの場合は、 533 MHz のソフトまたはハード・メモリー・コントローラー: 533 MHz DDR3 SDRAM コンポーネントを 667 MHz DDR3 SDRAM コンポーネントにアップグレード 指定された最大周波数を達成し、メモリーの実行を避けるため 420 ~ 449 MHz のインターフェイス。

    この問題は修正されません。

    最大周波数仕様のソリューションは、 外部メモリー・インターフェイス・スペック・エスティメーターで更新されます。

    関連製品

    本記事の適用対象: 2 製品

    Arria® V FPGA & SoC FPGA
    Cyclone® V FPGA & SoC FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。