記事 ID: 000073774 コンテンツタイプ: 製品情報 & ドキュメント 最終改訂日: 2021/08/28

Altera PLL メガファンクションを使用する場合、Quartus® II ソフトウェアで PLL フラクショナル・ディバイダーの値はどのように計算されますか?

環境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細

付属のドキュメント では、Quartus® II ソフトウェアが PLL フラクショナル・ディビソン・パラメーターを計算する方法、フラクショナル・モードでAltera® PLL メガファンクションを使用する場合、およびこの値を Altera PLL メガファンクションで入力する方法について説明しています。

関連製品

本記事の適用対象: 14 製品

Cyclone® V SX SoC FPGA
Cyclone® V GT FPGA
Stratix® V GX FPGA
Stratix® V GT FPGA
Cyclone® V GX FPGA
Stratix® V GS FPGA
Arria® V SX SoC FPGA
Cyclone® V ST SoC FPGA
Arria® V ST SoC FPGA
Arria® V GX FPGA
Arria® V GT FPGA
Cyclone® V E FPGA
Stratix® V E FPGA
Cyclone® V SE SoC FPGA

1

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。