Jam™ プログラミング・サポート: JTAG Technologies
JTAG Technologies* は、バウンダリースキャン IEEE 規格 1149.1 および IEEE 1532 を含む関連する規格に基づく、さまざまなインシステム・プログラミングおよび PCB テスト・ソリューションを提供します。これらのソリューションは、デザインサポート、プロトタイプ・デバッグ、生産、修理など、すべての開発段階をカバーします。
PLD プログラミング開発
JTAG Technologies* 製品は、 Jam™ Standard Programming and Test Language (STAPL) とシリアル・ベクトル・ファイル (.svf) 形式を含む、プログラマブル・ロジック・デバイス (PLD) プログラミングをサポートします。その結果、インテル® FPGA MAX® II、インテル® MAX® 7000、およびインテル® MAX® 3000A 向けのプログラミング機能が利用可能になります。使用されるデバイスのタイプ、ブランド、形式に関わらず、システムはユーザーに共通のインターフェイスを表示し、ツールの拡散を回避します。迅速に作成されたファイルは、消去、ブランクチェック、プログラミング、検証、セキュリティー・フューズ・プログラミング、ユーザーコード・リードバックなど、オンボードですべてのデバイスの操作を実行します。
JTAG ProVision* 開発システムは、シンプルなシングルチェーンの構成からマルチチェーン、マルチレベルの階層型スキャン・アーキテクチャーまで、広範なスキャンチェーン構成を処理します。PLD プログラミング中のボードの自動安全構成により、あらゆる長さのスキャンチェーンが可能です。ソフトウェア GUI は、バウンダリースキャン記述言語 (BSDL) ファイルの検証、ボードのバウンダリースキャン・チェーンのテスト、プログラミング機能の実行について説明します。
生産サポート
JTAG Technologies の PLD プログラミング・アプリケーションは、幅広い動作環境のさまざまな完全な互換性のあるハードウェア・コントローラーで実行されます。PCI*、PXI、USB、イーサネット、FireWire、ISA、および VXI 向けのインターフェイスが利用できます。生産環境には次が含まれています。
- 動作のシーケンシングのための、使いやすいグラフィカル・インターフェイスを搭載した、スタンドアロン PC またはワークステーションのバージョン
- 動的リンク・ライブラリー・ベース (DLL ベース) のアプリケーションによる、機能テストなどの既存の生産段階における完全な統合
- National Instruments LabWindows/CVI、LabVIEW プラットフォーム、または NI TestStand 内での PLD プログラミングの統合向けのサポート
JTAG Technologies のツールにより、PLD プログラミングをボードテストやインシステム・フラッシュ・プログラミングなど、その他の強力なバウンダリースキャン・アプリケーションで配列することが可能です。複数の認証レベルが、オペレーター、技術者、エンジニア向けに提供されています。生産スタッフは、通常ボタンひとつの操作、および成果をまとめる実行レポートを経由した、迅速で簡単な制御を手にすることで恩恵を受けられます。