Nios® II エンベデッド・デザインスイート・サポート
インテル® FPGA は、広範なドキュメントを提供し、エンベデッド・プロセッサーのNios® II ファミリーをサポートして、ユーザーがエンベデッド・プロセッサー・システムを迅速かつ簡単に開発してデバッグするのを助けます。
このページから、Nios® II エンベデッド・プロセッサー・ツールチェーンをダウンロードし、ライセンスできます。以下のリンクは、Nios® II プロセッサーの完全なドキュメント、一般的な質問の回答、チュートリアル、オンライン・デモ、デザイン例、リファレンス・デザイン、ホワイトペーパーを提供しています。
トレーニング・クラス、デモ、製品注文情報も以下で提供されています。
一般的な情報
エラッタ・シート
エンベデッド・ホワイトペーパー
- 産業用イーサネットに対応する柔軟性の高いソリューション
- 「エネルギー対応」アプライアンス・プラットフォーム
- エンベデッド・システムの消費電力を削減するハードウェア・アクセラレーターを追加
- コスト効率の高い家電製品向けのヒューマンマシン・インターフェイスの実装
- 複数の魚眼画像をつなぎ合わせて、パノラマ・ビューを生成
- FPGA を使用してグラフィックスをレンダリングし、LCD インターフェイスを駆動
- 自動車のリアビュー・カメラにおける魚眼修正用の柔軟なアーキテクチャー
- 使用するシステムに適した高速メモリー・テクノロジーの選択
- ANSI/ISO 標準 C 関数からダイレクト・メモリー・アクセスによるハードウェア・アクセラレーターの自動生成
Nios® II ベンチマークおよびその他のドキュメント
アプリケーション・ノート
- AN 595: ベクトル割り込みコントローラーの使用とアプリケーション
- AN 595 デザインファイル
- AN 548: Cyclone® III 向け Nios® II コンパクト・コンフィグレーション・システム
- AN 548 デザインファイル
- AN 543: lauterbach デバッガーを使用した Nios® II ソフトウェアのデバッグ
- AN 543 デザインファイル
- AN 531: ハードウェア・アクセラレーターによる消費電力の削減
- AN 531 デザインファイル
- AN 459: Nios® II HAL デバイスドライバーの開発ガイドライン
- AN 459 デザイン例
- AN 458: 代替 Nios® II ブート方法
- AN 458 デザインファイル
- AN 446: SignalTap* II エンベデッド・ロジック・アナライザーを使用した Nios® II システムのデバッグ
- AN 446 デザインファイル
- AN 440: Nios® II ネットワーク・アプリケーションの高速化
- AN 440 デザインファイル
- AN 429: Nios® II プロセッサー搭載のイーサネットへのリモート・コンフィグレーション
- AN 429 デザインファイル
- AN 417: C2H コンパイラーと高速化機能: チェックサムによるスキャッターギャザー DMA
- AN 417 デザインファイル
- AN 391: Nios® II システムのプロファイリング
- AN 391 デザインファイル
- AN 350: Nios® プロセッサー・システムを Nios® II プロセッサーにアップグレード
- AN 346: Nios® II コンフィグレーション・コントローラー・リファレンス・デザインの使用
- AN 371: 車載機器用グラフィックス・システム・リファレンス・デザイン
- AN 527: LCD コントローラーの実装
チュートリアル
- マルチプロセッサー Nios® II システム作成についてのチュートリアル
- マルチプロセッサー・デザインファイル
- 最初の Nios® II ソフトウェアのチュートリアル
- Nios® II ハードウェア開発チュートリアル
- ハードウェア・チュートリアル・デザインファイル
- Nios® II システム・アーキテクチャー・デザイン・チュートリアル
- Nios® II アーキテクチャー・デザイン・チュートリアル・デザインファイル
- Nios® II プロセッサーと MicroC/OS-II RTOS の使用に関するチュートリアル
- Nios® II 浮動小数点カスタム・インストラクション使用についてのチュートリアル
- Nios® II 密結合メモリー・チュートリアル
- 密結合メモリー・チュートリアル・デザインファイル