この開発キットを使用すると、次のことが可能になります。

  • PCIe ショート・カード・フォーム・ファクター準拠の開発ボードを使用して、最大で第 3 世代のデータレートで PCI Express* (PCIe) のデザインを開発およびテストします。
  • DDR3、QDR II+、または RLDRAM II メモリーのメモリー・サブシステムを開発およびテストします。
  • 高速メザニンカード (HSMC) コネクターを使用して、パートナーが提供する 35 以上の HSMC に接続し、Serial RapidIO®、10Gbps イーサネット、SONET、CPRI、OBSAI などのプロトコルをサポートします。
注:
ご購入の対象となる方は、製品開発者、ソフトウェア開発者、システム・インテグレーターの方々です。また、この製品が FCC 認定を受けていない開発キットであり、あくまで評価目的およびソフトウェア開発目的にのみ提供されることをご了承ください。再販は認められません。
オプションの HSMC コネクターのインターフェイスと互換性のある ドーターカード、アダプター、またはケーブルを購入して、開発キットに使用することができます。

開発キットの内容

Stratix® V GX FPGA 開発キットには、以下のものが含まれます。

  • Stratix® V GX FPGA 開発ボード (図 1 を参照)
  • 注目のデバイス:
  • Stratix® V GX FPGA: 5SGXEA7K2F40C2N
  • 構成、ステータス、および設定エレメント
  • JTAG
  • オンボード USB-BlasterTM II ケーブル
  • インテル® MAX® V デバイスおよびフラッシュメモリーを介したファースト・パッシブ・パラレル (FPP) コンフィグレーション
  • 1 つのリセット・コンフィグレーションのプッシュボタン
  • 1 個の CPU リセットボタン
  • 2 個のコンフィグレーション・プッシュボタン
  • クロック数
  • 50MHz、125MHz、100MHznd 148.50MHz のプログラマブル・オシレーター
  • SMA 入力 (LVPECL)
  • 一般的なユーザーによる入力と出力
  • RJ-45 (銅) コネクター搭載 10/100/1000Mbps イーサネット PHY (SGMII)
  • 16x2 キャラクター LCD
  • 1 個の 8 位置デュアル・インライン・パッケージ (DIP) スイッチ
  • 16 個のユーザー LED
  • 3 個のユーザー用プッシュボタン
  • メモリーデバイス
  • DDR3 SDRAM (1,152MB、x72 ビット幅)
  • QDR II+ SRAM (4.50MB、2Mb x18 ビット幅)
  • QDR II 4Mb x18 ビット幅とのフットプリント互換
  • RLDRAM II (18ビット・データバス搭載 72MB CIO RLDRAM II)
  • コンポーネントとインターフェイス
  • PCIe x8 エッジ・コネクター
  • 2 個の HSMC コネクター
  • シリアル・デジタル・インターフェイス (SDI) 入力および出力用 SMB
  • QSFP 光学ケージ
  • RJ-45 (銅) コネクター搭載 10/100/1000Mbps イーサネット PHY (SGMII)
  • 電源
  • ラップトップ DC 入力
  • PCIe エッジ・コネクター
  • Nios® II プロセッサーのウェブサーバーとリモート・システム・アップデートを装備
  • ループバックおよびデバッグ用 HSMC カード
  • 電源アダプターおよびケーブル
  • Stratix® V GX FPGA 開発キットのソフトウェアの内容
  • ドキュメント一式
  • ユーザーガイド
  • リファレンス・マニュアル
  • ボード回路図とレイアウト設計ファイル
  • GUI ベースのボード・テスト・システム
  • オープンソース RTL 搭載のインテル® Quartus® ソフトウェアの完全なプロジェクトを含みます
  • ボード・アップデート・ポータル
  • オープンソース RTL 搭載のインテル® Quartus® ソフトウェアの完全なプロジェクトを含みます
  • インテル® Quartus® Prime 開発ソフトウェア、開発キット・エディション (DKE)
  • インテル® Quartus® Prime 開発ソフトウェアの完全版の 1 年使用ライセンス