トランシーバ・シグナル・インテグリティ 開発キット <br>Stratix IV GT エディション

from Altera

アルテラのトランシーバ・シグナル・インテグリティ開発キット、Stratix IV GT エディションは、以下の機能を通じて、トランシーバの相互接続性とシリアザイラザ/デシリアライザ(SERDES)シグナル・インテグリティの完全な評価を可能にします。

  • 最大 11.3Gbps のトランシーバ性能
  • 使い易いGUI (Quartus® II 開発ソフトウェアは不要)による、疑似ランダム・バイナリ・シークエンス(PRBS) の生成とチェック
  • Voltage Output Differential (VOD)、プリエンファシス、およびイコライゼーション設定のダイナミックな変更による、チャネルのトランシーバ性能の最適化
  • ジッタ解析
  • PCI Express (Gen1およびGen2)、Serial RapidIO®、ギガビット・イーサネット、10ギガビット・イーサネットXAUIならびに10G Base-R、CEI-11G、XLAUI、CAUI、Fibre Channel 1G/4G/8G、高精細シリアル・デジタル・インタフェース(HD-SDI)、および他の主要規格に対する、フィジカル・メディア・アタッチメント(PMA)の準拠を検証
  • SFP (small form factor pluggable)、SFP+、QSFP (quad small form factor pluggable) などの光学モジュール間の相互運用性を確認します。(トランシーバ・シグナル・インテグリティ開発キット、Stratix IV GT エディションとの相互運用性をテストするには、光学モジュールに SMA 入力が必要です)

 

注文情報

表1. アルテラのトランシーバSI開発キット、Stratix IV GTエディションの注文情報

製品コード 価格 注文情報
DK-SI-4S100G2N $7,995
(米国内販売価格)
Buy Now

アルテラの販売代理店にお問い合わせ下さい。

開発キットの内容

トランシーバ・シグナル・インテグリティ開発キット、Stratix IV GT エディションには、以下のものが含まれています。

  • Stratix IV GT 開発ボード
    • 搭載デバイス
      • EP4S100G2F40I1N
    • コンフィギュレーション・ステータスおよびセットアップ
      • FPPコンフィギュレーション
      • エンベデッドUSB-Blaster™ ダウンロード・ケーブル
  • クロック
    • オンボード・クロック・オシレータ: 50 MHz、100 MHz、644.53 MHz、706.25 MHz
    • トランシーバ基準クロックに外部差動クロックを供給するためのSMAコネクタ
  • 汎用ユーザ入力/出力
    • DIPおよびプッシュ・ボタン・スイッチ
    • LED
    • LCD
  • メモリ・デバイス
    • 64Mバイト同期フラッシュ・メモリ(主にFPGAコンフィギュレーションを格納するために使用)
  • コンポーネントとインタフェース
    • 6つのSMAコネクタに配線された全二重トランシーバ・チャネル
      • 全てのチャネルは、最大11.3Gbpsのデータ速度をサポート
    • 6つのFCI Airmax コネクタに配線された全二重トランシーバ・チャネル
    • トランシーバ関連電源に搭載された電力測定回路
    • 電源レールすべて(唯一)の電源はバナナ・ジャック経由で提供
    • 温度計測回路
      • ダイ温度
      • 周囲温度
    • RJ-45 ジャックと10/100/1000Base-TイーサネットPHY
    • 6.5 Gbps でのバックプレーン・ドライブ能力
      • FCI コネクタ・ヘッダを介して、トランシーバ・シグナル・インテグリティ開発キットを FCI バックプレーン (別売り) に直接接続します。
      • 2 つ目のシグナル・インテグリティ開発キットまたは FCI ドーターカード (別売り) と組み合わせ、エンド・ツー・エンド・バックプレーン・チャネル解析を実行します。
    • アプリケーション GUI
      • 独立したプラットフォーム
      • JTAGを介したPCとの接続
      • エンベデッド・ブラスタ
      • ユーザー・コントロール可能
        • VOD およびプリエンファシス設定
        • イコライザ設定
        • テスト・パターン
      • ステータス・インジケータ
        • エラー数
        • BER
        • ロック・シグナル
      • イコライゼーション後の信号品質をモニタするため、デバイス・レシーバで EyeQ がアイ幅を再構築します (最高 6 Gbps)。
    • Quartus Prime 開発ソフトウェア・ライセンスは含まれておりませんが、キットの評価には不要です。

図 1. Stratix IV GT 開発ボード

表2. トランシーバ・シグナル・インテグリティ 開発キット Stratix IV GT エディション用資料
ドキュメント 説明 バージョン
ユーザー・ガイド (英語版・PDF) Stratix IV GT FPGA トランシーバ・シグナル・インテグリティ開発ボードおよび搭載されたソフトウェアの設定について解説しています。 9.1.0
リファレンス・マニュアル (英語版・PDF) ボードのコンポーネントおよびインタフェースに関しての詳細を含んでいます。 9.1.0
キット・インストレーション リファレンス・マニュアル、ユーザ・ガイド、クイック・スタートガイド、部品表、レイアウト、プリント基板、回路図、ボード・アップデート・シグナル・インテグリティ・デモ、ボード・アップデート・ポータルのデザイン例など、開発キットに含まれるすべてのファイルのインストール 9.1.2
キット・インストレーション リファレンス・マニュアル、ユーザ・ガイド、クイック・スタートガイド、部品表、レイアウト、プリント基板、回路図、ボード・アップデート・シグナル・インテグリティ・デモ、ボード・アップデート・ポータルのデザイン例など、開発キットに含まれるすべてのファイルのインストール 11.1.0
キット・インストレーション リファレンス・マニュアル、ユーザ・ガイド、クイック・スタートガイド、部品表、レイアウト、プリント基板、回路図、ボード・アップデート・シグナル・インテグリティ・デモ、ボード・アップデート・ポータルのデザイン例など、開発キットに含まれるすべてのファイルのインストール 12.0.0

トランシーバ・シグナル・インテグリティ 開発キット Stratix IV GX (8.5 Gbps) エディションにつきましてはこちらをご覧ください。