AN 888: インテル® Stratix® 10デバイス用のディナミック・リコンフィグレーションを使用したPHY Lite for Parallel Interfacesのリファレンス・デザイン

ID 683220
日付 9/11/2020
Public
ドキュメント目次

1. インテル® Stratix® 10デバイス用のディナミック・リコンフィグレーションを使用したPHY Lite for Parallel Interfacesのリファレンス・デザイン

更新対象:
この翻訳版は参照用であり、翻訳版と英語版の内容に相違がある場合は、英語版が優先されるものとします。翻訳版は、資料によっては英語版の更新に対応していない場合があります。最新情報につきまし ては、必ずこの翻訳版は参照用であり、翻訳版と英語版の内容に相違がある場合は、英語版が優先されるものとします。翻訳版は、資料によっては英語版の更新に対応していない場合があります。最新情報につきまし ては、必ず英語版の最新資料をご確認ください。
PHY Lite for Parallel Interfacesリファレンス・デザインは、PHY Lite for Parallel Interfaces インテル® Stratix® 10 FPGA IPコアを使用したディナミック・キャリブレーション機能の使用法を示しています。

PHY Lite for Parallel Interfaces インテル® Stratix® 10 FPGA IPコアの2つのインスタンスは、単一のFPGA上の異なるI/Oタイルに配置されます。これらのPHY Liteインスタンスは、 インテル® Stratix® 10 GX FPGA開発キットでのカスタムHiLoループバック・カードを使用したループバックです。 1つのPHY Liteインスタンスはトランスミッター(DUT_OUTPUT)としてコンフィグレーションされ、もう1つのPHY Liteインスタンスはレシーバー(DUT_INPUT)としてコンフィグレーションされます。

図 1. ブロック図— インテル® Stratix® 10デバイスのPHY Lite for Parallel Interfacesリファレンス・デザインシステム
注: HiLoループバック・カードのピン接続については、付録A:HiLoループバック・カードのピン接続を参照してください。 HiLoループバック・カードの詳細については、 インテル® サポートまでお問い合わせください