FタイルのアーキテクチャーとPMAおよびFEC Direct PHY IPのユーザーガイド

ID 683872
日付 1/24/2024
Public
ドキュメント目次

1. Fタイルの概要

更新対象:
インテル® Quartus® Prime デザインスイート 23.4
IPバージョン 4.7.0
この翻訳版は参照用であり、翻訳版と英語版の内容に相違がある場合は、英語版が優先されるものとします。翻訳版は、資料によっては英語版の更新に対応していない場合があります。最新情報につきまし ては、必ず英語版の最新資料をご確認ください。
このユーザーガイドでは、 Agilex™ 7 Fタイルのビルディング・ブロック、物理 (PHY) 層のIP、PLL、およびクロック・ネットワークのアーキテクチャーと実装の詳細について説明します。Fタイルには、タイルごとに最大20個のPMAがあり、それぞれに高度な高速アナログ信号調整およびクロック・データ・リカバリー回路が統合されています。それらは、チップ間、チップとモジュール間、およびバックプレーンのアプリケーションで使用されます。

Fタイルは、PAM4およびNRZのデュアルモード・シリアル・インターフェイス・タイルで、16個のFタイル汎用トランシーバー (FGT) PMA と4個のFタイル高速トランシーバー (FHT) PMAを含みます。Fタイルには複数のハードIPブロックが含まれており、PMAと組み合わせて使用することにより、広く利用されているシリアルプロトコルや新しいシリアルプロトコルの効率的な実装を可能にします。Fタイルは、インテルの組み込みマルチダイ・インターコネクト・ブリッジ (EMIB) テクノロジーを使用してFPGAファブリックに接続します。

表 1.  Fタイルの機能
機能 詳細
利用可能なPMA数 最大20
  • FHT: タイルあたり最大4
  • FGT: タイルあたり最大16

各タイルでは、すべてのFHT PMAが結合されているわけではありません。 Agilex® 7デバイスファミリーのピン接続ガイドライン: FシリーズおよびIシリーズ を参照してください。

データレート範囲 FHT:
  • 24-29Gbps NRZ
  • 48-58Gbps NRZ および PAM4
  • 96-116Gbps PAM4
FGT:
  • 1-32 Gbps NRZ
  • 20-58.125 PAM4

すべてのFGT PMAが同じデータレートをサポートするわけではありません。PMAのデータレートを参照してください。

EMIB数 24
PCIe* ハードIPモード 最大1つのGen4 x16、2つのGen4 x8、または4つのGen4 x4
イーサネット・ハードIPモード (およびそれぞれでサポートされるPMAの数) 。10GbE-1 は、1つのPMAをサポートする10GbEモードです。

10GbE-1、25GbE-1、40GbE-4、50GbE-2、50GbE-1、100GbE-4、100GbE-2、100GbE-1、200GbE-8、200GbE-4、200GbE-2、400GbE-8、400GbE-4。次のオプションの機能あり。

  • オートネゴシエーション
  • リンク・トレーニング
  • IEEE 1588高精度時間プロトコル (PTP)

すべてのデータレートのイーサネットPCSとMACが含まれます。すべての機能がすべてのデータレートでサポートされるわけではありません。Fタイル・イーサネット・インテル® FPGAハードIPユーザーガイドを参照してください。

前方誤り訂正 (FEC) およびリードソロモン FEC (RS-FEC) モード

  • IEEE 802.3 BASE-R Firecode (CL 74)
  • Ethernet Technology Consortium (ETC) RS(272, 258)
  • IEEE 802.3 RS(528, 514) (CL91)
  • IEEE 802.3 RS(544, 514) (CL 134)

FタイルでサポートされるFECモードとコンプライアンス仕様を参照してください。