Stratix® V GX トランシーバー・シグナル・インテグリティー (SI) 開発キットは、電気的コンプライアンス・テストおよび相互接続性解析のためのプラットフォームを提供します。複数チャネルへのアクセシビリティーにより、SMA や一般的なバックプレーン・コネクターで利用できるトランシーバー・チャネル搭載のシステムに導入されているような、実環境での分析が可能になります。この開発キットを使用すると、次のタスクを行うことが可能になります。

  • 600Mbps から 12.5Gbps までのトランシーバー・リンク性能の評価
  • 使いやすい GUI による、疑似ランダム・バイナリー・シーケンス (PRBS) パターンの生成と検査 (インテル® Quartus® Prime 開発ソフトウェアは不要)
  • 最新のイコライゼーション機能による、最適な符号誤り率 (BER) を得るためのリンク設定の微調整
  • ジッター解析の実行
  • 10GbE、10GBASE-KR、PCI Express* (PCIe) (Gen1、Gen2、Gen3)、Serial RapidIO*、ギガビット・イーサネット、10 ギガビット・イーサネット XAUI、Common Electrical I/O (CEI) 6G、CEI-11G、高精細シリアル・デジタル・インターフェース (HD-SDI)、Interlaken、その他の主要規格に対するフィジカル・メディア・アタッチメント (PMA) の準拠の確認
  • 内蔵型の高速バックプレーン・コネクターを使用して、カスタム・バックプレーン性能やリンクの BER を評価

注意:

ご購入の対象となる方は、製品開発者、ソフトウェア開発者、システム・インテグレーターの方々です。また、この製品が FCC 認定を受けていない開発キットであり、あくまで評価目的およびソフトウェア開発目的にのみ提供されることをご了承ください。再販は認められません。

開発キットの内容

トランシーバー SI 開発キット、Stratix® V GX エディションの機能は次のとおりです。

  • Stratix® V GX 開発ボード
  • 対象デバイス
  • 5SGXEA7N2F40C2N
  • コンフィグレーション・ステータスとセットアップ・エレメント
  • JTAG
  • オンボード インテル® FPGA ダウンロード・ケーブル
  • インテル® MAX® II デバイスおよびフラッシュメモリーを介したファースト・パッシブ・パラレル (FPP) コンフィグレーション
  • 2 個の構成ファイル・ストレージ
  • 温度計測回路 (ダイ温度と周囲温度)
  • クロック数
  • 50MHz、125MHz のプログラマブル・オシレーター (プリセット値: 624MHz、644.50MHz、706.25MHz、875MHz)
  • トランシーバー・リファレンス・クロックに外部差動クロックを供給するための SMA コネクター
  • FPGA ファブリックに外部差動クロックを供給するための SMA コネクター
  • FPGA のフェーズロック・ループ (PLL) の出力ピンから差動クロックを出力するための SMA コネクター
  • 汎用ユーザー入力 / 出力
  • RJ-45 (銅) コネクター付き 10/100/1000Mbps イーサネット PHY (RGMII)
  • 16x2 キャラクター LCD
  • 1 個の 8 ポジション DIP スイッチ
  • 8 個のユーザーLED
  • 4 個のユーザー用プッシュボタン
  • メモリーデバイス
  • 128 メガバイト (MB) 同期フラッシュメモリー (主に FPGA コンフィグレーションの格納用)
  • 高速シリアル・インターフェイス
  • SMA コネクターに配線された 7 つの 全二重トランシーバー・チャネル
  • マイクロストリップの短い配線
  • 6 個のストリップライン・チャネル (すべての配線長がチャネル間で一致)
  • バックプレーン・コネクターに配線された 21 本の全二重トランシーバー・チャネル
  • Molex* Impact* コネクターへの 7 つのチャネル
  • Amphenol* XCedee* への 7 つのチャネル
  • Tyco Strada* Whisper* のフットプリントへの 7 つのチャネル (コネクターは実装されていません)
  • 電源
  • ラップトップ DC 入力
  • 電圧マージニング
  • Stratix® V GX トランシーバー SI 開発キットのソフトウェア内容
  • インテルのコンプリート・デザイン・スイート (FPGA 向けダウンロード・センターからダウンロード)
  • インテル® Quartus® Prime 開発ソフトウェアには Stratix® V FPGA のサポートが含まれています
  • 1 年間のライセンス付き
  • Nios® II エンベデッド・デザイン・スイート
  • PCIe、トリプルスピード・イーサネット、シリアル・デジタル・インターフェイス (SDI)、DDR3 SDRAM 高性能コントローラー・インテル® FPGA Intellectual Property (IP) コアを含むインテル® FPGA Intellectual Property (IP) ライブラリー
  • インテル® FPGA IP 評価モードによる IP 評価も利用可能
  • ボード・アップデート・ポータル
  • Nios® II ウェブサーバーとリモート・システム・アップデートを装備
  • GUI ベースのボード・テスト・システム
  • JTAG 経由による PC へのインターフェイス
  • ユーザーによるコントロールが可能な PMA 設定 (プリエンファシス、イコライゼーションなど)
  • ステータス表示 (エラー、BER など)
  • ドキュメント一式
  • ユーザーガイド
  • リファレンス・マニュアル
  • ボード回路図とレイアウト設計ファイル