MAC/PCS
このオファーについて
The IEEE 802.3by compliant 10/25G MAC/PCS was designed in house at Chevin Technology, to provide an easy path to the integration of protocols such as TCP/IP and UDP protocols in your FPGA, whilst using minimal FPGA resources. The 10/25GMAC simplifies the synthesis of ultra-fast Duplex 25Gbit/s Ethernet for FPGAs. The 10/25GMAC IP core is a Low-Latency Ethernet MAC with a latency of 44.8ns in 2749 LUTs for 10Gbit/s and 20.5ns in 2680 LUTs for 25Gbit/s. When combined with the Low-Latency 10/25GPCS, the full packet round trip time for 10Gbit/s is ( MAC Input -> Wire -> MAC Output ) 153.8ns in 5153 LUTs; 25Gbit/s ( MAC Input -> Wire -> MAC Output ) is 128ns in 7930 LUTs.Chevin Technology offer a detailed user guide, expert support and design services to assist in the implementation of 10/25Gbit/s Ethernet connectivity in Intel® Agilex™ and other FPGAs. A reference design is available for technology partner Bittware’s IA-840F and IA-420F boards, as well as Alpha Data’s ADM-PCIE-8V3, ADM-PCE-9V3 boards. Flexible licensing terms are available with Chevin Technology IP cores, to allow for the unique requirements of each customers’ project. We understand that efficiency and reliability are crucial to our customers, and have created a powerful CRC32 checker & generator engine that checks the TX and RX data for errors, on a 64bit wide bus @ 390.625MHz.Latency of the 10/25GMAC can be reduced even further by the use of Cut-through mode; the first byte appears only 8 nanoseconds after arriving at 25GMII. Alternatively, the Store-and-Forward mode reduces application workload, as the 25GMAC drops all corrupt frames. The Frame Checksum verifies frame integrity; the CRC32 check result is available 8 nanoseconds after the final byte is received. The Deficit Idle Count optimizes the Inter Frame Gap (IFG) for absolute maximum Throughput and minimum Latency by maintaining an average IFG count.
詳細
地域の対象範囲
ヨーロッパ、中東、アフリカ:
中東欧:
斯洛伐克
马其顿
斯洛文尼亚
保加利亚
罗马尼亚
黑山
克罗地亚
塞尔维亚
立陶宛
波斯尼亚和黑塞哥维纳
捷克共和国
拉脱维亚
爱沙尼亚
阿尔巴尼亚
波兰
匈牙利
独立国家共同体:
格鲁吉亚
亚美尼亚
土库曼斯坦
吉尔吉斯斯坦
乌兹别克斯坦
乌克兰
摩尔多瓦
塔吉克斯坦
阿塞拜疆
哈萨克斯坦
中東、トルコ、アフリカ:
马达加斯加
刚果(刚果民主共和国)
卡塔尔
多哥
科威特
安哥拉
巴勒斯坦国
摩洛哥
沙特阿拉伯
巴林
喀麦隆
赞比亚
斯威士兰
布隆迪
阿尔及利亚
加纳
马里
加蓬
乍得
埃塞俄比亚
贝宁
利比里亚
科摩罗
布基纳法索
利比亚
埃及
佛得角
突尼斯
科特迪瓦
莫桑比克
伊拉克
南非
厄立特里亚
西撒哈拉
马约特岛
阿曼
刚果
苏丹
坦桑尼亚
留尼旺
赤道几内亚
毛里求斯
纳米比亚
圣多美和普林西比
肯尼亚
津巴布韦
毛里塔尼亚
吉布提
约旦
布维岛
几内亚比绍
土耳其
圣赫勒拿岛
南苏丹
莱索托
黎巴嫩
阿拉伯联合酋长国
几内亚
乌干达
尼日利亚
博茨瓦纳
马拉维
塞内加尔
塞舌尔
也门
中非共和国
尼日尔
冈比亚
索马里
卢旺达
塞拉利昂
北 EU 地域:
斯瓦尔巴和扬马延
芬兰
格陵兰
丹麦
冰岛
爱尔兰
荷兰
英国
挪威
奥兰群岛
瑞典
法罗群岛
西 EU 地域:
卢森堡
摩纳哥
直布罗陀
根西岛
圣皮埃尔和密克隆岛
瑞士
马恩岛
列支敦士登
法属南半球领地
泽西岛
比利时
法国
圣马力诺
梵蒂冈城国
南 EU 地域:
希腊
葡萄牙
塞浦路斯
安道尔
马耳他
意大利
以色列
西班牙
中欧地域:
德国
奥地利
中華人民共和国:
中華人民共和国:
澳门
香港
中国大陆
アジア、太平洋および日本:
台湾:
中国台湾地区
その他のアジア:
法属波利尼西亚
萨摩亚
尼泊尔
圣诞岛
北马里亚纳群岛
基里巴斯
瓦努阿图
蒙古
帕劳
纽埃
诺福克岛
老挝
图瓦卢
库克群岛
南乔治亚岛和南桑威奇群岛
瑙鲁
皮特凯恩
托克劳
新喀里多尼亚
巴布亚新几内亚
汤加
所罗门群岛
马绍尔群岛
英属印度洋领地
密克罗尼西亚
科科斯群岛
瓦利斯群岛和富图纳群岛
斐济
阿富汗
柬埔寨
韓国:
韩国
南アジア:
不丹
印度
斯里兰卡
马尔代夫
孟加拉国
巴基斯坦
東南アジア|新加坡
東南アジア|文莱
東南アジア|印度尼西亚
東南アジア|缅甸
東南アジア|菲律宾
東南アジア|马来西亚
東南アジア|越南
東南アジア|东帝汶
東南アジア|泰国
東南アジア:
新加坡
文莱
印度尼西亚
缅甸
菲律宾
马来西亚
越南
东帝汶
泰国
日本:
日本
オーストラリア、ニュージーランド:
赫德岛和麦克唐纳群岛
澳大利亚
新西兰
アメリカ大陸:
北米:
美属维尔京群岛
关岛
博内尔
美国本土外小岛屿
美属萨摩亚
英属维尔京群岛
美国
加拿大
波多黎各
中南米:
巴拿马
尼加拉瓜
伯利兹
安提瓜和巴布达
开曼群岛
百慕大
萨尔瓦多
圣文森特
圣马丁(荷属)
海地
苏里南
圣基茨和尼维斯
智利
瓜德罗普岛
多米尼加共和国
特克斯和凯科斯
圣卢西亚
巴哈马
墨西哥
危地马拉
库拉索
牙买加
格林纳达
乌拉圭
福克兰群岛
秘鲁
巴西
南极洲
多米尼克
阿鲁巴
委内瑞拉
阿根廷
洪都拉斯
特里尼达和多巴哥
法属圭亚那
圣巴托洛缪岛
厄瓜多尔
哥伦比亚
圭亚那
哥斯达黎加
巴拉圭
马提尼克
玻利维亚
法属圣马丁
蒙特塞拉特
巴巴多斯
安圭拉
ユースケース
デジタル・セキュリティー・サーベイランス : インテリジェンスを備えたエンタープライズ DSS ソリューション (1
デジタル・セキュリティー・サーベイランス : エントリーレベルのソリューション (1 ~ 20 台のカメラ)
デジタル・セキュリティー・サーベイランス : インテリジェンスを備えたハイエンド・ソリューション (101 ~ 1
その他
人工知能 (AI) : データの準備と管理
人工知能 (AI) : 医療の画像
人工知能 (AI) : ビデオ監視と分析
ハイパフォーマンス・コンピューティング
高度な分析
クラウド・コンピューティング : プライベート・クラウドおよびソフトウェア・デファインド・インフラストラクチャー
業種
その他
ソフトウェア
金融、保険
行政機関
通信 : 通信
航空宇宙および防衛
医療 / ライフサイエンス : 医療用画像処理
Chevin Technology
技術的な問題の発生により、フォームを送信することができませんでした。しばらくしてから再度実行してください。ご不便をおかけすることをお詫び申し上げます。
Chevin Technology
reCAPTCHA により、現在のやり取りがボットと同様のものであると特定されました。ページを再読み込みするか、しばらくしてから再実行してください。
Chevin Technology is an Ethernet Software vendor and electronic engineering design consultancy founded in 2003. We are conveniently located at the Cambridge Science Park, UK. Chevin Technology delivers high performance, configurable Ethernet Software for high end FPGAs. Our goal is to provide reliable, hardware accelerator capabilities for high end FPGAs that are cost effective and straightforward to implement into client’s projects, using a minimum of FPGA resources. At Chevin Technology, we appreciate that each customer’s project requirements are unique, and offer configurable software that can be adapted to fulfil customer requirements. Our Ethernet Software is developed and comprehensively tested in-house, so we can offer valuable, expert knowledge and responsive engineering support to smooth the path for successful integration into client products. Chevin Technology’s Ethernet Software achieves high throughput and sustained data rates to maximize link utilization. The compact, ‘all logic’ architecture requires no CPU/SW, therefore reducing complexity, latency and energy consumption, while leaving maximum space for further design logic on customer FPGAs. Chevin Technology’s Ethernet IP also features our patent-pending Authentication Server, which provides further design flexibility and cost efficiency, as clients have the option of adding extra features as required throughout the design cycle. Client projects include scientific research, international defense; medical research, industrial imaging, data storage. Satisfied customers appreciate our flexible, cost efficient licensing terms, along with our expert design services and responsive engineering support. As well as specializing in providing reliable, high performance, Ethernet IP for FPGAs, Chevin Technology’s other key areas of expertise include: FPGA programming; embedded software; digital communications; imaging systems & displays; system integration, hardware and software; test development; signal processing.
Mac/pcs
次に情報リクエストが送信されました。 Chevin Technology