1. F タイル トリプルスピード イーサネット インテル FPGA IPユーザーガイドについて
2. このコンパイラについて
3. スタートガイド
4. パラメーター設定
5. 機能の説明
6. Configuration Register Test
7. インターフェイスの信号
8. デザイン検討事項
9. タイミング制約
10. ソフトウェア・プログラミング・インターフェイス
11. ユーザーガイド・アーカイブ
12. F タイル トリプルスピード イーサネット インテル FPGA IP ユーザーガイド改訂履歴
A. イーサネットフレームのフォーマット
B. シミュレーション・IIパラメーター
7.1.1. 10/100/1000イーサネットMAC信号
7.1.2. 10/100/1000イーサネットMAC信号
7.1.3. 1000BASE-X/SGMII PCSを備えた10/100/1000イーサネットMACの信号
7.1.4. 1000BASE-X/SGMII PCSおよびPMAを備えた10/100/1000イーサネットMACの信号
7.1.5. 1000BASE-X/SGMII PCSを備えた10/100/1000イーサネットMACの信号
7.1.6. IEEE 1588v2 を使用した内部 FIFO バッファなしの 10/100/1000 イーサネット MAC 、1000BASE-X/SGMII 2XTBI PCS、および組み込みシリアル PMA 信号
7.1.7. 1000BASE-X/SGMII PCSを備えた10/100/1000イーサネットMACの信号
7.1.8. 1000BASE-X/SGMII PCSおよびPMAを備えた10/100/1000イーサネットMACの信号
7.1.9. 1000BASE-X/SGMII PCSとエンベデッドPMAを備えた10/100/1000マルチ・ポート・イーサネットMACの信号
7.1.10. 1000BASE-X/SGMII PCS信号
7.1.11. 1000BASE-X/SGMII PCS信号
7.1.12. 1000BASE-X/SGMII PCSとPMAの信号
10.6.1. alt_tse_mac_get_common_speed()
10.6.2. alt_tse_mac_set_common_speed()
10.6.3. alt_tse_phy_add_profile()
10.6.4. alt_tse_system_add_sys()
10.6.5. triple_speed_イーサネット_init()
10.6.6. tse_mac_close()
10.6.7. tse_mac_raw_send()
10.6.8. tse_mac_setGMII mode()
10.6.9. tse_mac_setMIImode()
10.6.10. tse_mac_SwReset()
2.1. リリース情報
インテルFPGA IPのバージョンは、 インテル® Quartus® Primeデザインスイートのソフトウェア・バージョンとv19.1まで一致します。 インテル® Quartus® Primeデザインスイートのソフトウェア・バージョン19.2以降では、インテルFPGA IPには新しいバージョン管理スキームがあります。
インテルFPGA IPのバージョン (X.Y.Z) 番号は、 インテル® Quartus® Prime開発ソフトウェアのバージョンごとに変わる可能性があります。それぞれの番号における変更は、次の内容を意味します。
- Xは、IPのメジャーリビジョンを示します。 インテル® Quartus® Prime開発ソフトウェアを更新する場合は、IPを再生成する必要があります。
- Yは、IPに新しい機能が含まれていることを示します。IPを再生成し、それらの新しい機能を含めます。
- Zは、IPに軽微な変更が含まれていることを示します。IPを再生成し、それらの変更を含めます。
| 項目 | 概要 |
|---|---|
| バージョン | 22.0.0 |
| インテル® Quartus® Primeバージョン | 23.2 |
| リリース時期 | 2023.06.26 |
| 製品コード | Triple-Speed Ethernet:IP-トライイーサネット IEEE 1588v2 用 Triple-Speed Ethernet: IP-トライサネットF |
| プロダクトID | Triple-Speed Ethernet:00BD IEEE 1588v2 用 Triple-Speed Ethernet:0104 |
| ベンダーID | 6AF7 |
インテルは、 インテル® Quartus® Prime開発ソフトウェアの現在のバージョンが各IPコアの前バージョンをコンパイルしていることを検証します。 Intel® FPGA IP Release Notesでは、検証の例外を報告します。インテルは、以前のリリースより古いIPコアのコンパイルを検証しません。