1. Nios® Vエンベデッド・プロセッサーについて
2. Quartus® Prime開発ソフトウェアおよびプラットフォーム・デザイナーでの Nios® Vプロセッサー・ハードウェア・システム・デザイン
3. Nios® Vプロセッサーのソフトウェア・システム・デザイン
4. Nios® Vプロセッサーのコンフィグレーションとブート・ソリューション
5. Nios® Vプロセッサー: MicroC/TCP-IPスタックの使用
6. Nios® Vプロセッサーのデバッグ、検証、およびシミュレーション
7. Nios® Vプロセッサー: リモート・システム・アップデート
8. Nios® Vプロセッサー: カスタム命令の使用
9. Nios® Vエンベデッド・プロセッサー・デザイン・ハンドブックのアーカイブ
10. Nios® Vエンベデッド・プロセッサー・デザイン・ハンドブックの改訂履歴
2.1.1. Nios® Vプロセッサー・インテルFPGA IPのインスタンス化
Platform Designer > IP Catalog > Processors and Peripherals > Embedded Processors にある任意のプロセッサーIPコアをインスタンス化することができます。
各プロセッサーのIPコアでは、独自のアーキテクチャーに基づきさまざまなコンフィグレーション・オプションをサポートします。これらのコンフィグレーションを定義することで、よりデザインニーズに適合させることができます。
| コンフィグレーション・オプション | Nios® V/cプロセッサー | Nios® V/mプロセッサー | Nios® V/gプロセッサー |
|---|---|---|---|
| Debug | — | √ | √ |
| Use Reset Request | √ | √ | √ |
| Vectors | √ | √ | √ |
| CPU Architecture | — | √ | √ |
| ECC | √ | √ | √ |
| Caches、Peripheral Regions、およびTCM | — | — | √ |
| Custom Instructions | — | — | √ |