1. Nios® Vエンベデッド・プロセッサーについて
2. Quartus® Prime開発ソフトウェアおよびプラットフォーム・デザイナーでの Nios® Vプロセッサー・ハードウェア・システム・デザイン
3. Nios® Vプロセッサーのソフトウェア・システム・デザイン
4. Nios® Vプロセッサーのコンフィグレーションとブート・ソリューション
5. Nios® Vプロセッサー: MicroC/TCP-IPスタックの使用
6. Nios® Vプロセッサーのデバッグ、検証、およびシミュレーション
7. Nios® Vプロセッサー: リモート・システム・アップデート
8. Nios® Vプロセッサー: カスタム命令の使用
9. Nios® Vエンベデッド・プロセッサー・デザイン・ハンドブックのアーカイブ
10. Nios® Vエンベデッド・プロセッサー・デザイン・ハンドブックの改訂履歴
6.2.3.2.4. サンプル取得クロック、サンプル深度、メモリータイプ、バッファー取得モードの割り当て
サンプルの取得を制御するクロック信号を指定する必要があります。クロック信号は、Signal Tapウィンドウの Signal Configuration ペインで指定します。アルテラでは、 Nios® VプロセッサーでSignal Tapサンプル取得クロックとして使用しているクロック信号を選択することを推奨しています。 Nios® Vプロセッサーのクロックを使用することにより、キャプチャーされた命令トレースデータが Nios® Vプロセッサーの命令実行に正確に対応することを保証します。
キャプチャー・セッションのサンプル深度、メモリータイプ、バッファー取得モードをコンフィグレーションする必要があります。これらのコンフィグレーション・オプションには、Signal Configuration ペインを介してアクセスすることができます。Sample Depth サイズを選択する際は注意が必要です。サンプルを取得するたびに多くの信号をキャプチャーすると、利用可能なメモリーリソースをすぐに使い果たす可能性があります。Signal Tapの内蔵リソース・エスティメーターを使用して、サンプル深度パラメーターの調整によってデザインが受ける影響をより良く理解します。