AN 942: デザインブロックを再利用したSignal Tapのチュートリアル: インテル® Agilex™ FシリーズFPGA開発ボード用
ID
709306
日付
12/10/2021
Public
4.1. 手順1: 予約済みコア・パーティションの作成とLogic Lock領域の定義
4.2. 手順2: ルート・パーティションでのSLD JTAG Bridge Agentの生成とインスタンス化
4.3. 手順3: SLD JTAG Bridge Hostの生成とインスタンス化
4.4. 手順4: Signal TapのHDLインスタンスの生成
4.5. 手順5: ルート・パーティションのコンパイルとエクスポート、およびConsumerプロジェクトへのファイルのコピー
4.6. 手順6: デバイスのプログラミングとハードウェアの検証
4.7. 手順7: ルート・パーティション用のSignal Tapファイルの生成
4.8. 手順8: Signal Tapによるハードウェアの検証
2.7. 手順7: デバイスのプログラミングとハードウェアの検証
- インテル® Quartus® Prime Programmerを開くには、Tools > Programmerをクリックします。
- ボードケーブルを接続します。
- ボードへのJTAG USBケーブル
- ボードと電源に接続された電源ケーブル
- ボードの電源をオンにします。
- インテル® Quartus® Prime Programmerで、Hardware Setupをクリックします。
図 16. ハードウェアのセットアップ
- HardwareリストでUSB-BlasterIIを選択し、Closeをクリックします。デバイスチェーンが表示されます。
注: デバイスチェーンが表示されない場合は、ボードの接続を確認してください。
- Auto-Detectをクリックします。デバイスチェーンが作成されます。
- Found Devicesリストで、デザインに一致するデバイスを選択し、OKをクリックします。このチュートリアルでは、 インテル® Agilex™ Fシリーズ開発キットのAGFB014R24A3E3VR0 FPGAに一致するAGFB014R24AR0デバイスを選択します。
図 17. Select Device
- top.sof ファイルを適切な tutorial/output_files/ ディレクトリーから参照して選択します。
- AGFB014R24AR0行のProgram/Configureオプションをイネーブルします。
図 18. Program/Configureオプション
- Startをクリックします。デバイス・コンフィグレーションが完了すると、プログレスバーは100%に達します。これで、デバイスは完全にコンフィグレーションされ、動作中となりました。
図 19. プログラミング成功注: デバイス・コンフィグレーションに失敗した場合は、コンフィグレーション用に選択したデバイスが、.sof ファイルの生成時に指定したデバイスと一致していることを確認してください。
- LEDの動作を確認します。
このチュートリアル・モジュールを完了した後、
- LED1およびLED0はバイナリーカウントを実行します。
- LED3およびLED2は blinking_led_top にマッピングされ、ONになっています。