AN 942: デザインブロックを再利用したSignal Tapのチュートリアル: インテル® Agilex™ FシリーズFPGA開発ボード用
ID
709306
日付
12/10/2021
Public
4.1. 手順1: 予約済みコア・パーティションの作成とLogic Lock領域の定義
4.2. 手順2: ルート・パーティションでのSLD JTAG Bridge Agentの生成とインスタンス化
4.3. 手順3: SLD JTAG Bridge Hostの生成とインスタンス化
4.4. 手順4: Signal TapのHDLインスタンスの生成
4.5. 手順5: ルート・パーティションのコンパイルとエクスポート、およびConsumerプロジェクトへのファイルのコピー
4.6. 手順6: デバイスのプログラミングとハードウェアの検証
4.7. 手順7: ルート・パーティション用のSignal Tapファイルの生成
4.8. 手順8: Signal Tapによるハードウェアの検証
3.3. 手順3: blinking_led_top用パーティションの作成
新しいパーティションを作成し、.qdb ファイルの割り当てを、Developerプロジェクトからそのパーティションに対して行います。
- Project Navigatorで、Hierarchyタブのu_blinking_led_topインスタンスを右クリックし、Design Partition > Defaultをクリックします。割り当てた各インスタンスの横に、デザイン・パーティション・アイコンが表示されます。
図 26. デザイン・パーティションの作成注: GUIにDesign Partition Windowウィンドウが表示されていない場合は、Assignments > Design Partitions Windowをクリックします。
- u_blinking_led_topインスタンスのPartition Database Fileセルをダブルクリックし、検索 (...) をクリックします。Developerプロジェクトからコピーした blinking_led_top.qdb ファイルを選択します。
図 27. Design Partitionsウィンドウでのqdbのアサインメント
- パーティション名 blinking_led_top をクリックして、Partition Database File列の選択を解除します。この操作により、.qdb ファイルのアサインメントが確認されます。