AN 942: デザインブロックを再利用したSignal Tapのチュートリアル: インテル® Agilex™ FシリーズFPGA開発ボード用
ID
709306
日付
12/10/2021
Public
インテルのみ表示可能 — GUID: btf1522092350228
Ixiasoft
4.1. 手順1: 予約済みコア・パーティションの作成とLogic Lock領域の定義
4.2. 手順2: ルート・パーティションでのSLD JTAG Bridge Agentの生成とインスタンス化
4.3. 手順3: SLD JTAG Bridge Hostの生成とインスタンス化
4.4. 手順4: Signal TapのHDLインスタンスの生成
4.5. 手順5: ルート・パーティションのコンパイルとエクスポート、およびConsumerプロジェクトへのファイルのコピー
4.6. 手順6: デバイスのプログラミングとハードウェアの検証
4.7. 手順7: ルート・パーティション用のSignal Tapファイルの生成
4.8. 手順8: Signal Tapによるハードウェアの検証
インテルのみ表示可能 — GUID: btf1522092350228
Ixiasoft
5.1. 手順1: Customerプロジェクトへのファイルの追加
タイミング制約とルート・パーティション・データベースを、Developerプロジェクトからインポートします。
- インテルQuartus Prime開発ソフトウェア・プロ・エディションで、File > Open Projectをクリックして、 agilex_pcie_devkit_design_block_reuse_stp/Root_Partition_Reuse/Consumer/top.qpf プロジェクト・ファイルを開きます。
- Project > Add/Remove Files in Projectをクリックします。
- Filesペインで、File nameフィールドの横にある参照 (...) ボタンをクリックし、 top.sdc ファイルを選択し、Addをクリックします。
- Applyをクリックし、OKをクリックします。
- Design Partition Windowが表示されていない場合は、Assignments > Design Partitions Windowをクリックします。
- Design Partitions Windowでroot partition行に移動し、Partition Database Fileフィールドをダブルクリックして、検索 (...) をクリックします。
- Developerプロジェクトからコピーしたroot_partition.qdbファイルを選択します。
- パーティション名をクリックして、.qdb アサインメントを確認します。