AN 942: デザインブロックを再利用したSignal Tapのチュートリアル: インテル® Agilex™ FシリーズFPGA開発ボード用
ID
709306
日付
12/10/2021
Public
4.1. 手順1: 予約済みコア・パーティションの作成とLogic Lock領域の定義
4.2. 手順2: ルート・パーティションでのSLD JTAG Bridge Agentの生成とインスタンス化
4.3. 手順3: SLD JTAG Bridge Hostの生成とインスタンス化
4.4. 手順4: Signal TapのHDLインスタンスの生成
4.5. 手順5: ルート・パーティションのコンパイルとエクスポート、およびConsumerプロジェクトへのファイルのコピー
4.6. 手順6: デバイスのプログラミングとハードウェアの検証
4.7. 手順7: ルート・パーティション用のSignal Tapファイルの生成
4.8. 手順8: Signal Tapによるハードウェアの検証
3.1. 手順1: ファイルの追加と合成の実行
ブラック・ボックス・ファイルをConsumerプロジェクトに組み込みます。
- /Core_Partition_Reuse/Consumer/top.qpf プロジェクト・ファイルを開きます。
- Project > Add/Remove Files in Projectをクリックします。
- Filesペインで、File nameフィールドの横にある参照 (...) ボタンをクリックし、 /Core_Partition_Reuse/Consumer/blinking_led_top_bb.sv ブラック・ボックス・ファイルを見つけて選択します。
- Openをクリックし、OKをクリックします。
これで、ファイルがプロジェクトのソースファイルになりました。
- Compilation Dashboardで、Analysis & Synthesisをクリックしてデザインを合成します。合成が完了すると、Compilation Dashboardにチェックマークが表示されます。