5.2.1. 高性能リファレンス・デザインのダウンロードと生成
5.2.2. トランシーバー・リコンフィグレーション・コントローラーIP コアの既知の問題の回避策
5.2.3. リコンフィグレーション可能なコア領域の代替user_led.v ファイルの作成
5.2.4. CvP 初期化モード用CvP パラメーターの設定
5.2.5. CvP リビジョンのデザインフローを使用したコアロジック領域のCvP リビジョンの作成
5.2.6. CvP リビジョンのデザインフローにおけるBase とcvp_app の両方のリビジョンのコンパイル
5.2.7. CvP リビジョンのデザインフローによるCvP 初期化モードのSOF ファイルの分割
5.3.1. 高性能リファレンス・デザインのダウンロードと生成
5.3.2. トランシーバー・リコンフィグレーション・コントローラーIP コアの既知の問題の回避策
5.3.3. リコンフィグレーション可能なコア領域の代替user_led.v ファイルの作成
5.3.4. CvP 更新モード用CvP パラメーターの設定
5.3.5. CvP リビジョンのデザインフローを使用したコアロジック領域のCvP リビジョンの作成
5.3.6. CvP 更新モードのデザインのコンパイル
5.3.7. CvP 更新デザインモード向けSOF ファイルの分割
5.3.8. CvP リビジョンのデザインフローによるCvP 更新モードのSOF ファイルの分割
6.3.1. アルテラ定義のVendor Specific Capability Header レジスター
6.3.2. アルテラ定義のVendor Specific Header レジスター
6.3.3. Altera Marker レジスター
6.3.4. CvP Status レジスター
6.3.5. CvP Mode Control レジスター
6.3.6. CvP Data レジスター
6.3.7. CvP Programming Control レジスター
6.3.8. Uncorrectable Internal Error Status Register
6.3.9. Uncorrectable Internal Error Mask Register
6.3.10. Correctable Internal Error Status Register
6.3.11. Correctable Internal Error Mask Register
6.3.10. Correctable Internal Error Status Register
このレジスターは修正可能な内部でチェックされたエラーのステータスをレポートします。Correctable Internal Error Mask レジスターによって特定のエラーがイネーブルされると、そのエラーはPCI Express Base Specification 3.0 で定義されているCorrectable Internal Errors (修正可能な内部エラー) として処理されます。このレジスターはデバッグ専用です。このレジスターはカスタムロジックをドライブするためではなく、ビヘイビアーを観察するために使用します。
| ビット | リセット値 | アクセス | 説明 |
|---|---|---|---|
| [31:7] | 0x000 | RO | 予約済み |
| [6] | 1'b0 | RW1CS | 値1 は、Application Layer が修正可能な内部エラーを検出したことを示します。 |
| [5] | 1'b0 | RW1CS | 値1 は、修正可能としてレポートされるコンフィグレーション・エラーがCvP モードで検出されたことを示します。このビットは、CVP_MODE 中にCVP_CONFIG_ERROR が発生するたびに設定されます。 |
| [4:2] | 0x0 | RO | 予約済み |
| [1] | 1'b0 | RW1CS | 値1 は、リトライバッファーの修正可能なECC エラーを示します。 |
| [0] | 1'b0 | RW1CS | 値1 は、RX バッファーの修正可能なECC エラーを示します。 |