インテル® Cyclone® 10 LPデバイスの概要

ID 683879
日付 5/08/2017
Public

Cyclone® 10 LPデバイスの概要

更新対象:
この翻訳版は参照用であり、翻訳版と英語版の内容に相違がある場合は、英語版が優先されるものとします。翻訳版は、資料によっては英語版の更新に対応していない場合があります。最新情報につきまし ては、必ずこの翻訳版は参照用であり、翻訳版と英語版の内容に相違がある場合は、英語版が優先されるものとします。翻訳版は、資料によっては英語版の更新に対応していない場合があります。最新情報につきまし ては、必ず英語版の最新資料をご確認ください。
インテル® Cyclone® 10 LPは低コストと低スタティック消費電力に最適化されており、量産型のコスト重視のアプリケーションに最適です。

Cyclone® 10 LPデバイスは、高密度のプログラマブル・ゲート、オンボードリソース、および汎用I/Oを有しています。これらのリソースは、I/O拡張やチップ間インターフェイスの要件を満たします。 Cyclone® 10 LPのアーキテクチャーは、広範囲のマーケットセグメントのスマート・コネクテッド・システムに適しています:

  • インダストリアルおよびオートモーティブ用
  • ブロードキャスト、ワイヤライン、およびワイヤレス
  • コンピューティング機器およびストレージ機器
  • 政府機関、軍事、および航空宇宙
  • 医療機器、民生用、スマートエネルギー

無償で利用できる強力な Quartus® Prime開発ソフトウェア ライト・エディションに搭載されたデザインツールは、ユーザーの多様な分野の要件を満たします:

  • 既存のFPGA設計者
  • Nios® IIプロセッサーとFPGAを使用するエンベデッド設計者
  • FPGAを初めて使用する学生やホビースト

完全なIP Base Suiteへのアクセスを必要とする上級ユーザーは、 Quartus® Prime スタンダード・エディションをサブスクライブするか、別途ライセンスを購入してください。