FタイルのアーキテクチャーとPMAおよびFEC Direct PHY IPのユーザーガイド

ID 683872
日付 12/15/2021
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

3.13.2. JTAG to Avalon® Master Bridge Intel FPGA IPを使用

JTAG to Avalon Master Bridge Intel FPGA IPは、システムコンソールを介してFタイルのリコンフィグレーション・レジスター・スペースへのアクセスを提供します。 インテル® Quartus® Prime開発ソフトウェアでは、デバッグ・インターコネクト・ファブリックを挿入し、JTAGインターフェイスをPMAに接続します。

JTAG to Avalon Master Bridge Intel FPGA IPインターフェイスの有効化

  1. F-Tile PMA/FEC Direct PHY Intel® FPGA IPパラメーター・エディターのAvalon Memory-Mapped Interfaceタブで、Enable datapath Avalon interfaceおよびEnable PMA Avalon interfaceオプションを有効にします。
  2. F-Tile PMA/FEC Direct PHY Intel® FPGA IPパラメーター・エディターのAvalon Memory-Mapped Interfaceタブで、Enable readdatavalid port on datapath Avalon interfaceおよびEnable readdatavalid port on PMA Avalon interfaceオプションを有効にします。
    図 84. IPのパラメーター・エディター
  3. IP Catalogから、2つのJTAG to Avalon Master Bridge Intel FPGA IPインスタンスをインスタンス化します。最初のインスタンスはデータパス Avalon® インターフェイスとインターフェイス接続し、2つ目のインスタンスはPMA Avalon® インターフェイスとインターフェイス接続します。
    図 85. IP Catalog
  4. クロックおよびリセット信号をデータパス・リコンフィグレーション・インターフェイスのreconfig_pdp_clkポートとreconfig_pdp_resetポートに接続します。
  5. 他のデータパス・リコンフィグレーション・インターフェイス信号を相当するJTAG to Avalon Master Bridge Intel FPGA IPリコンフィグレーション信号に接続します。
    • reconfig_pdp_write
    • reconfig_pdp_read
    • reconfig_pdp_address
    • reconfig_pdp_writedata
    • reconfig_pdp_readdata
    • reconfig_pdp_byteenable
    • reconfig_pdp_readdatavalid
    • reconfig_pdp_waitrequest
  6. reconfig_xcvr* PMAインターフェイス信号では、ステップ4およびステップ5と同じ接続ガイドラインに従います。