FタイルのアーキテクチャーとPMAおよびFEC Direct PHY IPのユーザーガイド

ID 683872
日付 12/15/2021
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

3.13.1. F-Tile PMA/FEC Direct PHY Intel® FPGA IP内のデバッグ・エンドポイント・インターフェイスを使用

デバッグ・エンドポイント Avalon® インターフェイスはJTAG Avalonメモリーマップド・インターフェイスであり、システムコンソールを介してFタイルのリコンフィグレーション・レジスター・スペースへのアクセスを提供します。 インテル® Quartus® Prime開発ソフトウェアでは、デバッグ・インターコネクト・ファブリックを挿入し、PMAをJTAGに接続します。
デバッグ・エンドポイント Avalon® インターフェイスを有効にするには、次のステップに従います。
  1. F-Tile PMA/FEC Direct PHY Intel® FPGA IPパラメーター・エディターのAvalon Memory-Mapped Interfaceタブで、Enable datapath Avalon interfaceおよびEnable PMA Avalon interfaceオプションを有効にします。
  2. F-Tile PMA/FEC Direct PHY Intel® FPGA IPパラメーター・エディターのAvalon Memory-Mapped Interfaceタブで、Enable Debug Endpoint on datapath Avalon interfaceおよびEnable Debug Endpoint on PMA Avalon interfaceオプションを有効にします。
    図 83. IPのパラメーター・エディター
  3. クロックおよびリセット信号をデータパス・リコンフィグレーション・インターフェイスのreconfig_pdp_clkポートとreconfig_pdp_resetポートに接続します。
  4. 他のデータパス・リコンフィグレーション・インターフェイス信号をグランドに接続します。
    • reconfig_pdp_write
    • reconfig_pdp_read
    • reconfig_pdp_address
    • reconfig_pdp_writedata
    • reconfig_pdp_readdata
    • reconfig_pdp_byteenable
    • reconfig_pdp_readdatavalid
    • reconfig_pdp_waitrequest
    FPGAコアロジックではリコンフィグレーション・インターフェイスを制御しないと仮定しています。
  5. reconfig_xcvr* PMAインターフェイス信号では、ステップ3およびステップ4と同じ接続ガイドラインに従います。
    注: リコンフィグレーション・インターフェイス信号を適切に接続しないと、デバッグ・エンドポイントが想定から外れて機能します。