FタイルのアーキテクチャーとPMAおよびFEC Direct PHY IPのユーザーガイド

ID 683872
日付 12/15/2021
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

6.2.1. データパスのオプション (全般と共通) の設定

次のパラメーターの値は、次のプロパティーをもつF-Tile PMA/FEC Direct PHY Intel® FPGA IPのインスタンスを定義します。

  • デュプレックス・モードで動作する2つのFGT PMA、NRZ変調、32ビット・データ幅
  • 25.78125Gbpsのデータレートの2つのPMAレーン (51.5625Gbpsリンクをサポート)
  • システムPLLのデータパス・クロック・モードと出力周波数
表 95.  データパスのオプション (全般と共通)
パラメーター パラメーター値
PMA type FGT
Number of PMA lanes 2
FGT PMA configuration rules Basic
PMA modulation type NRZ
PMA width 32

このパラメーター化では、2つのFGT PMAレーンを使用します。2つのPMAレーンに接続する2つのEMIBがあり、PMA Directのデータパスの2つのストリームを形成します。この例のボンディング・コンフィグレーションは次のとおりです。

  • PMA widthが32ビットのため、PMAボンディングは無効にされています。
  • システム・ボンディングが有効です。よって、2つのPMAレーンが結合され、51.625Gbpsのリンクを形成します。
図 95. データパスのオプション (全般と共通)

図 96 は、PMA物理レーンのFGT3_Quad3およびFGT2_Quad2位置への割り当てを示しています。PMAレーンのこの物理位置では、図の水色で表示されているリソースを使用します。リソースは次のとおりです。

  • FGT3_Quad3およびFGT2_Quad3に配置されているPMAレーン
  • フラクチャーst_x1_0およびst_x1_1
  • EMIB_23およびEMIB_22
図 96. デザインで使用されて配置される400GハードIPフラクチャーのリソース